具有防反与上电冲击电流抑制的瞬时掉电保持电路的制作方法

专利2022-06-28  135


本实用新型属于航空电子工程领域,涉及一种具有防反与上电冲击电流抑制的瞬时掉电保持电路。



背景技术:

在高可靠性供电的航空电子设备中,一般要求电源在上电具有冲击电流抑制功能和电源输入防反接功能,同时具有二次电源具有瞬时掉电保护功能,即当两组电源供电相互切换而发生瞬时断电时,二次电源应能持续供电,以确保电子设备的工作不发生停顿。

为了满足具有上述几项功能,现有二次电源一般采用在输入端口加防反接设计和上电冲击电流抑制设计,同时采用在直流转换模块输入端增加电容储能设计,在正常输入电压范围对电容进行充电,并在掉电或切换输入供电时实现掉电保护,其缺陷是输入电压范围窄,需要附加输入前端过压保护电路,输入电源电压变动对输出掉电维持时间影响大,对电容的充电电压不可调,以及成本较高。



技术实现要素:

本实用新型的发明目的在于提供一具有防反与上电冲击电流抑制的瞬时掉电保持电路,实现了二次电源的输入端口的防反接设计与上电冲击电流抑制和不间断供电功能。

本实用新型的发明目的通过以下技术方案实现:

一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,包含防反与上电冲击电流抑制电路,防反与上电冲击电流抑制电路的组成如下:

二极管v6与mosfetq5的s极与输入正线相连,mosfetq5的d极与mosfetq6的d极、二极管v7的阴极、二极管v9的阴极、电阻r14、电阻r17的一端、电容c13的一端相连,mosfetq6的s极与输出端正极相连,二极管v6的阴极与电阻r16的一端相连,电阻r16的另一端与mosfetq8的d极、mosfetq7的g极、二极管v8的阴极相连,mosfetq8的s极、二极管v8的阳极和mosfetq7的s极接gnd,mosfetq7的d极接电阻r15的一端,电阻r15的另一端与电阻r14的另一端、mosfetq5的g极、二极管的v7的阳极相连,电阻r17的另一端与电容c13的另一端、二极管v9的阳极、mosfetq6的g极、电阻r18的一端相连,电阻r18的另一端接地。

具有防反与上电冲击电流抑制的瞬时掉电保持电路还包含与防反与上电冲击电流抑制电路并联的掉电保持电路,掉电保持电路包含宽范围boost升压充电电路,组成如下:

电源管理芯片ic1的comp脚连接电容c8的一端和电阻r10的一端,电容c8的另一端接电源管理芯片ic1的fb脚、电阻r11的一端、电阻r12的一端和电容c7的一端,电阻r10的另一端接电容c7的另一端,电阻r12的另一端接vc,电阻r11的另一端接地,电源管理芯片ic1的cs脚和电容c9一端接cs,电容c9另一端接地,电源管理芯片ic1的rc脚接电容c12的一端和电阻r13的一端,电容c12的另一端和电容c10的一端接地,电容c10的另一端和电阻r13的另一端接电源管理芯片ic1的ref脚,电源管理芯片ic1的vcc脚接vcc和电容c11的一端,电容c11的另一端接地,电源管理芯片ic1的out脚接mos管q3的g端和高压半桥栅极驱动器ic2的li脚,mos管q3的s端接地,mos管q3的d端接电阻r5的一端和高压半桥栅极驱动器ic2的hi脚,电阻r5的另一端接vcc,高压半桥栅极驱动器ic2的rt1脚接电阻r4的一端,r4的另一端和电容c5的一端接地,电容c5的另一端接高压半桥栅极驱动器ic2的vcc脚和vcc,高压半桥栅极驱动器ic2的rt2脚接电阻r3的一端,电阻r3的另一端接高压半桥栅极驱动器ic2的vss脚和地,高压半桥栅极驱动器ic2的hb脚接电容c14的一端,c14的另一端接高压半桥栅极驱动器ic2的hs脚、mos管q1的d端、mos管q2的s端、电感l1的一端,高压半桥栅极驱动器ic2的ho脚接mos管q2的g端,高压半桥栅极驱动器ic2的lo脚接mos管q1的g端,电感l1的另一端接电容c1的一端、输入二极管v1的阴极、输出端,电容c1另一端接地,输入二极管v1的阳极接输入端,mos管q1的s端接电阻r19一端,电阻r19另一端接地,mos管q2的d端接电容c2的一端、电阻r1、电阻r2的一端、二极管v2的阴极和vc,电容c2、电容c3另一端、二极管v5的阳极接地,电阻r1的另一端接v5的阴极,电阻r2的另一端接电容c3的另一端、二极管v2的阳极。

掉电保持电路还包含电荷泵电路,组成如下:

电阻r8的一端接电源管理芯片ic1的ref脚,r8的另一端接电阻r9一端、运放器ic3的同向输入脚,电阻r9另一端接地,第一运放器ic3a的反向输入脚接电源管理芯片ic1的rc脚,第一运放器ic3a的正电源脚接vcc,第一运放器ic3a的负电源脚接地,第一运放器ic3a的输出脚接电容c6的一端,电容c6的另一端接二极管v3的阴极、二极管v4的阴极、高压半桥栅极驱动器ic2的hb脚,二极管v3的阳极接vc,二极管v4的阳极接地。

掉电保持电路还包含比较控制电路,组成如下:

电阻r6的一端接输入vin,电阻r6的另一端接第二运放器ic3b的反向输入脚和电阻r7的一端,电阻r7的另一端接地,第二运放器ic3b的同相输入脚接电源管理芯片ic1的ref脚,第二运放器ic3b的输出脚接电阻r20的一端,电阻r20另一端接二极管v10的阴极端,二极管v10的阳极端接电源管理芯片ic1的fb脚。

本发明的有益效果在于:

用两只p-mosfet及外围电路完成防反接功能和上电冲击电流抑制功能,同时用同步整流升压等器件组成的输入升压充电及瞬时掉电自动反向放电电路,作为二次电源的瞬时掉电保护控制器,总体实现了防反接功能和上电冲击电流抑制功能以及具有宽范围升压和掉电保持功能,使后端二次电源转换电路(dc-dc)工作在瞬间掉电时稳定、可靠工作。

附图说明

图1为防反与上电冲击电流抑制电路的结构示意图。

图2为宽范围boost升压充电电路的结构示意图。

图3为电荷泵电路的结构示意图。

图4为比较控制电路的结构示意图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。

本实施例所示的一种具有防反与上电冲击电流抑制的瞬时掉电保持电路包含并联在电源输入和负载之间的防反与上电冲击电流抑制电路和掉电保护控制器,实现二次电源的输入端口的防反接设计与上电冲击电流抑制和不间断供电功能。

参见图1所示,防反与上电冲击电流抑制电路中二极管v6与mosfetq5的s极与输入正线相连,mosfetq5的d极与mosfetq6的d极、二极管v7的阴极、二极管v9的阴极、电阻r14、电阻r17的一端、电容c13的一端相连,mosfetq6的s极与输出端正极相连,二极管v6的阴极与电阻r16的一端相连,电阻r16的另一端与mosfetq8的d极、mosfetq7的g极、二极管v8的阴极相连,mosfetq8的s极、二极管v8的阳极和mosfetq7的s极接gnd,mosfetq7的d极接电阻r15的一端,电阻r15的另一端与电阻r14的另一端、mosfetq5的g极、二极管的v7的阳极相连,电阻r17的另一端与电容c13的另一端、二极管v9的阳极、mosfetq6的g极、电阻r18的一端相连,电阻r18的另一端接地。

参见图2、图3、图4所示,掉电保持电路主要由宽范围boost升压充电电路、电荷泵电路以及比较控制电路组成。正常输入范围,掉电保持电路维持充电状态,当输入电压低于一定电压,或者vin失掉输入电压时,将比较控制电路中串接在输入电源上的两电阻形成的分压,作为运放器的输入电位信号与基准电压作比较,运放器输出翻转的高电位将作为宽范围boost升压充电电路中的开关管q1的驱动信号拉低,而作为续流管q2保持高电平,使电容c3上电量放电至vout,从而达到掉电保持功能。

宽范围boost升压充电电路由boost驱动电路、boost升压电路组成,是将较低的输入直流电压vin转换成较高的直流电压vc,对电容c3进行充电,vc的电压值通过调整电阻r11、r12等参数决定。参见图2所示,宽范围boost升压充电电路中电源管理芯片ic1(如uc1842等)的comp脚连接电容c8的一端和电阻r10的一端,电容c8的另一端接电源管理芯片ic1的fb脚、电阻r11的一端、电阻r12的一端和电容c7的一端,电阻r10的另一端接电容c7的另一端,电阻r12的另一端接vc,电阻r11的另一端接地,电源管理芯片ic1的cs脚和电容c9一端接cs,电容c9另一端接地,电源管理芯片ic1的rc脚接电容c12的一端和电阻r13的一端,电容c12的另一端和电容c10的一端接地,电容c10的另一端和电阻r13的另一端接电源管理芯片ic1的ref脚,电源管理芯片ic1的vcc脚接vcc和电容c11的一端,电容c11的另一端接地,电源管理芯片ic1的out脚接mos管q3的g端和高压半桥栅极驱动器ic2的li脚,mos管q3的s端接地,mos管q3的d端接电阻r5的一端和高压半桥栅极驱动器ic2的hi脚,电阻r5的另一端接vcc,高压半桥栅极驱动器ic2的rt1脚接电阻r4的一端,r4的另一端和电容c5的一端接地,电容c5的另一端接高压半桥栅极驱动器ic2的vcc脚和vcc,高压半桥栅极驱动器ic2的rt2脚接电阻r3的一端,电阻r3的另一端接高压半桥栅极驱动器ic2的vss脚和地,高压半桥栅极驱动器ic2的hb脚接电容c14的一端,c14的另一端接高压半桥栅极驱动器ic2的hs脚、mos管q1的d端、mos管q2的s端、电感l1的一端,高压半桥栅极驱动器ic2的ho脚接mos管q2的g端,高压半桥栅极驱动器ic2的lo脚接mos管q1的g端,电感l1的另一端接电容c1的一端、输入二极管v1的阴极、输出端,电容c1另一端接地,输入二极管v1的阳极接输入端,mos管q1的s端接电阻r19一端,电阻r19另一端接地,mos管q2的d端接电容c2的一端、电阻r1、电阻r2的一端、二极管v2的阴极和vc,电容c2、电容c3另一端、二极管v5的阳极接地,电阻r1的另一端接v5的阴极,电阻r2的另一端接电容c3的另一端、二极管v2的阳极。

参见图3所示,电荷泵电路中电阻r8的一端接电源管理芯片ic1的ref脚,r8的另一端接电阻r9一端、第一运放器ic3a(例如lm158,lm158为双运放芯片,本实施例中用第一运放器ic3a、第二运放器ic3b进行分开表述)的同向输入脚,电阻r9另一端接地,第一运放器ic3a的反向输入脚接电源管理芯片ic1的rc脚,运放器ic3的正电源脚接vcc,第一运放器ic3a的负电源脚接地,第一运放器ic3a的输出脚接电容c6的一端,电容c6的另一端接二极管v3的阴极、二极管v4的阴极、高压半桥栅极驱动器ic2的hb脚,二极管v3的阳极接vc,二极管v4的阳极接地。

参见图4所示比较控制电路中电阻r6的一端接输入vin,电阻r6的另一端接第二运放器ic3b的反向输入脚和电阻r7的一端,电阻r7的另一端接地,第二运放器ic3b的同相输入脚接电源管理芯片ic1的ref脚,第二运放器ic3b的输出脚接电阻r20的一端,电阻r20另一端接二极管v10的阴极端,二极管v10的阳极端接电源管理芯片ic1的fb脚。

经过实验测试,本实施例具有防反接功能和上电冲击电流抑制功能以及具有宽范围升压和掉电保持功能,使后端二次电源转换电路(dc-dc)工作在瞬间掉电时稳定、可靠工作。

可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。


技术特征:

1.一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,包含防反与上电冲击电流抑制电路,其特征在于,防反与上电冲击电流抑制电路的组成如下:

二极管v6与mosfetq5的s极与输入正线相连,mosfetq5的d极与mosfetq6的d极、二极管v7的阴极、二极管v9的阴极、电阻r14、电阻r17的一端、电容c13的一端相连,mosfetq6的s极与输出端正极相连,二极管v6的阴极与电阻r16的一端相连,电阻r16的另一端与mosfetq8的d极、mosfetq7的g极、二极管v8的阴极相连,mosfetq8的s极、二极管v8的阳极和mosfetq7的s极接gnd,mosfetq7的d极接电阻r15的一端,电阻r15的另一端与电阻r14的另一端、mosfetq5的g极、二极管的v7的阳极相连,电阻r17的另一端与电容c13的另一端、二极管v9的阳极、mosfetq6的g极、电阻r18的一端相连,电阻r18的另一端接地。

2.根据权利要求1所述一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,其特征在于,还包含与防反与上电冲击电流抑制电路并联的掉电保持电路,掉电保持电路包含宽范围boost升压充电电路,组成如下:

电源管理芯片ic1的comp脚连接电容c8的一端和电阻r10的一端,电容c8的另一端接电源管理芯片ic1的fb脚、电阻r11的一端、电阻r12的一端和电容c7的一端,电阻r10的另一端接电容c7的另一端,电阻r12的另一端接vc,电阻r11的另一端接地,电源管理芯片ic1的cs脚和电容c9一端接cs,电容c9另一端接地,电源管理芯片ic1的rc脚接电容c12的一端和电阻r13的一端,电容c12的另一端和电容c10的一端接地,电容c10的另一端和电阻r13的另一端接电源管理芯片ic1的ref脚,电源管理芯片ic1的vcc脚接vcc和电容c11的一端,电容c11的另一端接地,电源管理芯片ic1的out脚接mos管q3的g端和高压半桥栅极驱动器ic2的li脚,mos管q3的s端接地,mos管q3的d端接电阻r5的一端和高压半桥栅极驱动器ic2的hi脚,电阻r5的另一端接vcc,高压半桥栅极驱动器ic2的rt1脚接电阻r4的一端,r4的另一端和电容c5的一端接地,电容c5的另一端接高压半桥栅极驱动器ic2的vcc脚和vcc,高压半桥栅极驱动器ic2的rt2脚接电阻r3的一端,电阻r3的另一端接高压半桥栅极驱动器ic2的vss脚和地,高压半桥栅极驱动器ic2的hb脚接电容c14的一端,c14的另一端接高压半桥栅极驱动器ic2的hs脚、mos管q1的d端、mos管q2的s端、电感l1的一端,高压半桥栅极驱动器ic2的ho脚接mos管q2的g端,高压半桥栅极驱动器ic2的lo脚接mos管q1的g端,电感l1的另一端接电容c1的一端、输入二极管v1的阴极、输出端,电容c1另一端接地,输入二极管v1的阳极接输入端,mos管q1的s端接电阻r19一端,电阻r19另一端接地,mos管q2的d端接电容c2的一端、电阻r1的一端、电阻r2的一端、二极管v2的阴极和vc,电容c2、电容c3另一端、二极管v5的阳极接地,电阻r1的另一端接v5的阴极,电阻r2的另一端接电容c3的另一端、二极管v2的阳极。

3.根据权利要求2所述一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,其特征在于,掉电保持电路还包含电荷泵电路,组成如下:

电阻r8的一端接电源管理芯片ic1的ref脚,r8的另一端接电阻r9一端、第一运放器ic3a的同向输入脚,电阻r9另一端接地,第一运放器ic3a的反向输入脚接电源管理芯片ic1的rc脚,运放器ic3的正电源脚接vcc,第一运放器ic3a的负电源脚接地,第一运放器ic3a的输出脚接电容c6的一端,电容c6的另一端接二极管v3的阴极、二极管v4的阴极、高压半桥栅极驱动器ic2的hb脚,二极管v3的阳极接vc,二极管v4的阳极接地。

4.根据权利要求2所述一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,其特征在于,掉电保持电路还包含比较控制电路,组成如下:

电阻r6的一端接输入vin,电阻r6的另一端接第二运放器ic3b的反向输入脚和电阻r7的一端,电阻r7的另一端接地,第二运放器ic3b的同相输入脚接电源管理芯片ic1的ref脚,第二运放器ic3b的输出脚接电阻r20的一端,电阻r20另一端接二极管v10的阴极端,二极管v10的阳极端接电源管理芯片ic1的fb脚。

技术总结
本实用新型公开了一种具有防反与上电冲击电流抑制的瞬时掉电保持电路,包含防反与上电冲击电流抑制电路,防反与上电冲击电流抑制电路主要有MOSFET Q5、MOSFET Q6串联构成,其中MOSFET Q5与周边器件构成防反设计,MOSFET Q6与周边器件构成上电冲击电流抑制功能。本实用新型使后端二次电源转换电路工作在瞬间掉电时稳定、可靠工作。

技术研发人员:邰永红;陈栋;孙亚;周海兵
受保护的技术使用者:中国航空无线电电子研究所
技术研发日:2019.11.12
技术公布日:2020.06.09

转载请注明原文地址: https://bbs.8miu.com/read-5948.html

最新回复(0)