EFUSE的纠错方法与流程

专利2022-06-30  193


本发明涉及电子技术领域,具体涉及一种efuse的纠错方法。



背景技术:

efuse出厂值为0,可以按bit做写1操作,当发现某个bit写1失败时,就需要有一个纠错的方法,现有纠错方法主要采用ecc算法,但其运算复杂,用户不容易理解。



技术实现要素:

本发明的目的在于克服上述不足问题,提供一种efuse的纠错方法。

本发明为实现上述目的所采用的技术方案是:efuse的纠错方法,将efuse按32bit分组,用32bit的高5bit做位纠错域对低27bit纠错,efuse默认值为全0,低27bit从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27bit其中一个bit不能写1时,将其编号写入并寄存在高5bit中,内部逻辑将高5bit翻译成1,并将高5bit的1通过镜像将低27bit中不能写1的bit变成1。

所述高5bit在镜像后寄存不可见全为0。

本发明的特点是:纠错原理简单,通过高5bit对低27bit纠错,不需要复杂的运算,用户容易理解。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。

图1是本发明的efuse按32bit分组示意图。

图2是本发明的efuse默认值为全0示意图。

图3是本发明纠错流程示意图。

具体实施方式

以下结合附图1-3所示对本发明作进一步详细说明,但不作为对本发明的限定。

本发明为一种efuse的纠错方法,将efuse按32bit分组,分组单元小,用32bit的高5bit做位纠错域对低27bit纠错,efuse默认值为全0,低27bit从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27bit其中一个bit不能写1时,将其对应的编号写入并寄存在高5bit中,内部逻辑启动纠错将高5bit翻译成1,并将高5bit的1通过镜像将低27bit中不能写1的bit变成1待cpu读取,且所述高5bit在镜像后寄存不可见全为0,例如27bit中位置9不能写1时,将其对应编号9写入高5bit中,内部逻辑将高5bit中的9bit翻译成1,然后将高5bit的1通过镜像将低27bit中位置9变成1,并将高5bit恢复默认值。

本发明适用于1bit错误纠错,纠错原理简单,通过高5bit对低27bit纠错,不需要复杂的运算,cpu不需要再进行计算可以直接得到正确值,而且用户容易理解。

以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,根据本发明的技术方案及其发明构思加以等同替换或改变,都应涵盖在本发明的保护范围之内。


技术特征:

1.efuse的纠错方法,其特征在于:将efuse按32bit分组,用32bit的高5bit做位纠错域对低27bit纠错,efuse默认值为全0,低27bit从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27bit其中一个bit不能写1时,将其编号写入并寄存在高5bit中,内部逻辑将高5bit翻译成1,并将高5bit的1通过镜像将低27bit中不能写1的bit变成1。

2.如权利要求1所述的efuse的纠错方法,其特征在于:所述高5bit在镜像后寄存不可见全为0。

技术总结
本发明公开了一种EFUSE的纠错方法,将EFUSE按32BIT分组,用32BIT的高5BIT做位纠错域对低27BIT纠错,EFUSE默认值为全0,低27BIT从低位到高位依次从1至27编号,当低27bit都可以写时高5bit不需要填写,当低27BIT其中一个BIT不能写1时,将其编号写入并寄存在高5BIT中,内部逻辑将高5BIT翻译成1,并将高5BIT的1通过镜像将低27BIT中不能写1的BIT变成1。本发明的特点是:纠错原理简单,通过高5BIT对低27BIT纠错,不需要复杂的运算,用户容易理解。

技术研发人员:谢志斌;汪成喜;王照钢;徐桂霜;徐栋麟
受保护的技术使用者:上海亮牛半导体科技有限公司
技术研发日:2019.12.25
技术公布日:2020.06.05

转载请注明原文地址: https://bbs.8miu.com/read-59328.html

最新回复(0)