像素电路、像素驱动方法和显示装置与流程

专利2022-06-29  49


本发明涉及显示技术领域,尤其涉及一种像素电路、像素驱动方法和显示装置。



背景技术:

在现有的像素电路中,不能减少电容充电过程,且不能消除电源电压端提供的电源电压的ir-drop(ir压降,ir压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)对显示亮度均匀性的影响,并不能改善发光元件的阈值电压的漂移引起的亮度衰减的问题。



技术实现要素:

本发明的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决现有技术中不能由数据写入电路直接将数据电压写入驱动电路的控制端,不能减少了电容充电过程,且不能消除电源电压端提供的电源电压的ir-drop(ir压降,ir压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)对显示亮度均匀性的影响,并不能改善发光元件的阈值电压的漂移引起的亮度衰减的问题。

为了达到上述目的,本发明提供了一种像素电路,所述像素电路包括发光元件、驱动电路、初始化电路、数据写入电路、第一储能电路、第二储能电路、发光控制电路、电位控制电路和电压控制电路,其中,

所述第一储能电路的第一端与第一节点电连接,所述第一储能电路的第二端与所述驱动电路的第一端电连接;所述第一储能电路用于存储电压;

所述第二储能电路的第一端与所述第一节点电连接,所述第二储能电路的第二端与第二节点电连接;所述第二储能电路用于存储电压;

所述发光控制电路用于在第一控制端提供的第一控制信号的控制下,控制所述驱动电路的第一端与电源电压端之间连通,在第二控制端提供的第二控制信号下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述发光元件的第一极与第一电压端电连接;

所述数据写入电路用于在所述第一控制信号的控制下,控制将数据线上的数据电压写入所述驱动电路的控制端;

所述初始化电路用于在第三控制端提供的第三控制信号的控制下,控制所述发光元件的第一极与第二节点之间连通,并控制第一节点与初始化电压端之间连通;

所述驱动电路用于在其控制端的电位的控制下,生成从所述驱动电路的第一端流向所述驱动电路的第二端的驱动电流;

所述电压控制电路用于在第三控制端提供的第三控制信号的控制下,控制所述第二节点与第二电压端之间连通;

所述电位控制电路用于在第四控制端提供的第四控制信号的控制下,控制所述驱动电路的控制端与所述第一节点之间连通。

实施时,所述数据写入电路包括数据写入晶体管;

所述数据写入晶体管的控制极与所述第一控制端电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述驱动电路的控制端电连接。

实施时,所述电位控制电路包括电位控制晶体管;

所述电位控制晶体管的控制极与所述第四控制端电连接,所述电位控制晶体管的第一极与所述驱动电路的控制端电连接,所述电位控制晶体管的第二极与所述第一节点电连接。

实施时,所述电压控制电路包括电压控制晶体管;

所述电压控制晶体管的控制极与所述第三控制端电连接,所述电压控制晶体管的第一极与所述第二节点电连接,所述电压控制晶体管的第二极与所述第二电压端电连接。

实施时,所述初始化电路包括第一初始化晶体管和第二初始化晶体管;

所述第一初始化晶体管的控制极与所述第三控制端连接,所述第一初始化晶体管的第一极与所述初始化电压端电连接,所述第一初始化晶体管的第二极与所述第一节点电连接;

所述第二初始化晶体管的控制极与所述第三控制端电连接,所述第二初始化晶体管的第一极与所述发光元件的第一极电连接,所述第二初始化晶体管的第二极与所述第二节点电连接。

实施时,所述发光控制电路包括第一发光控制晶体管和第二发光控制晶体管;

所述第一发光控制晶体管的控制极与所述第一控制端电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;

所述第二发光控制晶体管的控制极与所述第二控制端电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接。

实施时,所述第一储能电路包括第一存储电容,所述第二储能电路包括第二存储电容;

第一存储电容的第一端与第一节点电连接,所述第一存储电容的第二端与所述驱动电路的第一端电连接;

所述第二存储电容的第一端与所述第一节点电连接,所述第二存储电容的第二端与第二节点电连接。

实施时,所述驱动电路包括驱动晶体管,所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。

本发明还提供了一种像素驱动方法,应用于上述的像素电路,显示周期包括依次设置的补偿阶段、电压保持阶段和发光阶段;所述像素驱动方法包括:

在所述补偿阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点;数据写入电路在第一控制信号的控制下,控制数据线写入数据电压至驱动电路的控制端;发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与发光元件的第一极之间连通;

在所述电压保持阶段,所述发光控制电路在第一控制信号的控制下,控制电源电压端与第一储能电路的第二端之间连通,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,以相应改变第一节点的电位;

在所述发光阶段,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,电位控制电路在第四控制信号的控制下,控制所述驱动电路的控制端与所述第一节点之间连通,发光控制电路在第一控制信号的控制下,控制电源电压端与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路在其控制端的电位的控制下,生成从所述驱动电路的第一端流向所述驱动电路的第二端的驱动电流。

实施时,所述显示周期还包括设置于所述补偿阶段之前的初始化阶段;所述像素驱动方法还包括:

在所述初始化阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点。

本发明还提供了一种显示装置,包括上述的像素电路。

与现有技术相比,本发明所述的像素电路、像素驱动方法和显示装置在补偿阶段,由数据写入电路直接将数据电压写入驱动电路的控制端,减少了电容充电过程,且能够消除电源电压端提供的电源电压的ir压降对显示亮度均匀性的影响,并能够改善发光元件el的阈值电压的漂移引起的亮度衰减,并能够消除驱动电路中的驱动晶体管的阈值电压对显示亮度均匀性的影响。

附图说明

图1是本发明实施例所述的像素电路的结构图;

图2是本发明所述的像素电路的一具体实施例的电路图;

图3是本发明所述的像素电路的该具体实施例的工作时序图;

图4a是本发明所述的像素电路的该具体实施例在初始化阶段t1的工作状态示意图;

图4b是本发明所述的像素电路的该具体实施例在补偿阶段t2的工作状态示意图;

图4c是本发明所述的像素电路的该具体实施例在电压保持阶段t3的工作状态示意图;

图4d是本发明所述的像素电路的该具体实施例在发光阶段t4的工作状态示意图;

图5是本发明所述的像素电路的该具体实施例的驱动电流ioled与时间t之间的关系示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。

在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。

在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。

如图1所示,本发明实施例所述的像素电路包括发光元件el、驱动电路11、数据写入电路12、第一储能电路13、第二储能电路14、发光控制电路15、电位控制电路16、初始化电路17和电压控制电路18,其中,

所述第一储能电路13的第一端与第一节点b电连接,所述第一储能电路13的第二端与所述驱动电路11的第一端电连接;所述第一储能电路13用于存储电压;

所述第二储能电路14的第一端与所述第一节点b电连接,所述第二储能电路14的第二端与第二节点a电连接;所述第二储能电路14用于存储电压;

所述发光控制电路15分别与第一控制端s1、第二控制端s2、所述驱动电路11的第一端、所述驱动电路11的第二端、电源电压端和所述发光元件el的第一极电连接,用于在所述第一控制端s1提供的第一控制信号的控制下,控制所述驱动电路11的第一端与所述电源电压端之间连通,在所述第二控制端s2提供的第二控制信号下,控制所述驱动电路11的第二端与所述发光元件el的第一极之间连通;所述发光元件el的第一极与第一电压端电连接;所述电源电压端用于提供电源电压vdd,所述第一电压端用于提供第一电压v1;

所述初始化电路17分别与第三控制端s3、所述发光元件el的第一极、所述第二节点a、初始化电压端和所述第一节点b电连接,用于在第三控制端s3提供的第三控制信号的控制下,控制所述发光元件el的第一极与所述第二节点a之间连通,并控制所述第一节点b与所述初始化电压端电连接;所述初始化电压端用于提供初始化电压vinit;

所述数据写入电路12分别与所述第一控制端s1、数据线data和所述驱动电路11的控制端电连接,用于在所述第一控制信号的控制下,控制将数据线data上的数据电压写入所述驱动电路11的控制端;

所述驱动电路11用于在其控制端的电位的控制下,生成从所述驱动电路11的第一端流向所述驱动电路11的第二端的驱动电流;

所述电位控制电路16分别与第四控制端s4、所述驱动电路11的控制端和所述第一节点b电连接,用于在第四控制端s4提供的第四控制信号的控制下,控制所述驱动电路11的控制端与所述第一节点b电连接;

所述电压控制电路18分别与第三控制端s3、所述第二节点a和第二电压端电连接,用于在所述第三控制信号的控制下,控制所述第二节点a与所述第二电压端之间连通;所述第二电压端用于提供第二电压v2。

在具体实施时,所述发光元件el可以为有机发光二极管,所述发光元件el的第一极可以为阳极,所述发光元件el的第二极可以为阴极,但不以此为限。

在具体实施时,所述第一电压v1可以为零电压或低电压,但不以此为限。

可选的,所述第二电压v2也可以为零电压或低电压,但不以此为限。

可选的,所述初始化电压vinit也可以为零电压或低电压,但不以此为限。

本发明如图1所示的像素电路的实施例在工作时,在补偿阶段,可以由数据写入电路12直接将数据电压vdata写入驱动电路11的控制端,减少了电容充电过程,且能够消除电源电压端提供的电源电压的ir-drop(ir压降,ir压降是指出现在集成电路中电源和地网络上电压下降或升高的一种现象)对显示亮度均匀性的影响,并能够改善发光元件el的阈值电压的漂移引起的亮度衰减,并能够消除驱动电路中的驱动晶体管的阈值电压对显示亮度均匀性的影响。

本发明如图1所示的像素电路的实施例在工作时,显示周期包括依次设置的补偿阶段、电压保持阶段和发光阶段;

在所述补偿阶段,发光控制电路15在第二控制信号的控制下,控制驱动电路11的第二端与发光元件el的第一极之间连通;初始化电路17在第三控制信号的控制下,控制发光元件el的第一极与第二节点a之间连通,并控制初始化电压端写入初始化电压vinit至第一节点b;数据写入电路12在第一控制信号的控制下,控制数据线data写入数据电压vdata至驱动电路11的控制端;在补偿阶段开始时,所述驱动电路11在其控制端的控制下,导通所述驱动电路11的第一端与所述驱动电路11的第二端之间的连接,以相应改变所述驱动电路11的第一端的电压,直至所述驱动电路11断开所述驱动电路11的第一端与所述驱动电路11的第二端之间的连接,此时,所述驱动电路11的第一端的电压可以为vdata-vth,其中,vth为所述驱动电路11的驱动晶体管的阈值电压,从而使得在发光阶段,所述驱动晶体管的栅源电压与所述驱动晶体管的阈值电压无关;

当所述发光元件el为有机发光二极管时,在所述补偿阶段,由于初始化电路17控制发光元件el的第一极与第二节点a之间连通,则所述第二节点a的电压可以变为v1 voled,进而能够使得在发光阶段,驱动晶体管的栅源电压与voled相关,从而使得能够改善发光元件el的阈值电压的漂移引起的亮度衰减;其中,voled为所述有机发光二极管的阈值电压;

在所述电压保持阶段,所述发光控制电路15在第一控制信号的控制下,控制电源电压端与第一储能电路13的第二端之间连通,电压控制电路18在第三控制信号的控制下,控制第二节点a与第二电压端之间连通,以相应改变第一节点b的电位;

在所述发光阶段,电压控制电路18在第三控制信号的控制下,控制第二节点a与第二电压端之间连通,电位控制电路16在第四控制信号的控制下,控制所述驱动电路11的控制端与所述第一节点b之间连通,发光控制电路15在第一控制信号的控制下,控制电源电压端与驱动电路11的第一端之间连通,发光控制电路15在第二控制信号的控制下,控制驱动电路11的第二端与第一电压端之间连通,驱动电路11在其控制端的电位的控制下,生成从所述驱动电路11的第一端流向所述驱动电路11的第二端的驱动电流。

在具体实施时,所述显示周期可以包括设置于所述补偿阶段之前的初始化阶段,本发明如图1所示的像素电路的实施例在工作时,

在所述初始化阶段,初始化电路17在第三控制信号的控制下,控制发光元件el的第一极与第二节点a之间连通,并控制初始化电压端写入初始化电压vinit至第一节点b。

具体的,所述数据写入电路可以包括数据写入晶体管;

所述数据写入晶体管的控制极与所述第一控制端电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述驱动电路的控制端电连接。

具体的,所述电位控制电路可以包括电位控制晶体管;

所述电位控制晶体管的控制极与所述第四控制端电连接,所述电位控制晶体管的第一极与所述驱动电路的控制端电连接,所述电位控制晶体管的第二极与所述第一节点电连接。

可选的,所述电压控制电路可以包括电压控制晶体管;

所述电压控制晶体管的控制极与所述第三控制端电连接,所述电压控制晶体管的第一极与所述第二节点电连接,所述电压控制晶体管的第二极与所述第二电压端电连接。

可选的,所述初始化电路可以包括第一初始化晶体管和第二初始化晶体管;

所述第一初始化晶体管的控制极与所述第三控制端连接,所述第一初始化晶体管的第一极与所述初始化电压端电连接,所述第一初始化晶体管的第二极与所述第一节点电连接;

所述第二初始化晶体管的控制极与所述第三控制端电连接,所述第二初始化晶体管的第一极与所述发光元件的第一极电连接,所述第二初始化晶体管的第二极与所述第二节点电连接。

在具体实施时,所述发光控制电路可以包括第一发光控制晶体管和第二发光控制晶体管;

所述第一发光控制晶体管的控制极与所述第一控制端电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;

所述第二发光控制晶体管的控制极与所述第二控制端电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接。

具体的,所述第一储能电路可以包括第一存储电容,所述第二储能电路可以包括第二存储电容;

第一存储电容的第一端与第一节点电连接,所述第一存储电容的第二端与所述驱动电路的第一端电连接;

所述第二存储电容的第一端与所述第一节点电连接,所述第二存储电容的第二端与第二节点电连接。

在具体实施时,所述驱动电路包括驱动晶体管,所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。

下面通过一具体实施例来说明本发明所述的像素电路。

如图2所示,本发明实施例所述的像素电路包括有机发光二极管oled、驱动电路、数据写入电路、第一储能电路、第二储能电路、发光控制电路、电位控制电路、初始化电路和电压控制电路,其中,

第一储能电路包括第一存储电容cst1,第二储能电路包括第二存储电容cst2;所述驱动电路包括驱动晶体管t2,所述数据写入电路包括数据写入晶体管t7,所述发光控制电路包括第一发光控制晶体管t1和第二发光控制晶体管t3;所述电位控制电路包括电位控制晶体管t6;所述初始化电路包括第一初始化晶体管t8和第二初始化晶体管t5;所述电压控制电路包括电压控制晶体管t4;

所述数据写入晶体管t7的栅极与所述第一控制端s1电连接,所述数据写入晶体管t7的漏极与所述数据线data电连接,所述数据写入晶体管t7的源极与所述驱动晶体管t2的栅极电连接;

所述电位控制晶体管t6的栅极与所述第四控制端s4电连接,所述电位控制晶体管t6的漏极与所述驱动晶体管t2的栅极电连接,所述电位控制晶体管t6的源极与所述第一节点b电连接;

所述电压控制晶体管t4的栅极与所述第三控制端s3电连接,所述电压控制晶体管t4的漏极与所述第二节点a电连接,所述电压控制晶体管t4的源极与低电压端电连接;所述低电压端用于提供低电压vss;

所述第一初始化晶体管t8的栅极与所述第三控制端s3连接,所述第一初始化晶体管t8的源极与所述低电压端电连接,所述第一初始化晶体管t8的漏极与所述第一节点b电连接;

所述第二初始化晶体管t5的栅极与所述第三控制端s3电连接,所述第二初始化晶体管t5的源极与所述有机发光二极管oled的阳极电连接,所述第二初始化晶体管t5的漏极与所述第二节点a电连接;

所述第一发光控制晶体管t1的栅极与所述第一控制端s1电连接,所述第一发光控制晶体管t1的源极与所述电源电压端电连接,所述第一发光控制晶体管t1的漏极与所述驱动晶体管t2的源极电连接;

所述第二发光控制晶体管t3的栅极与所述第二控制端s2电连接,所述第二发光控制晶体管t3的源极与所述驱动晶体管t2的漏极电连接,所述第二发光控制晶体管t3的漏极与所述有机发光二极管oled的阳极电连接;

第一存储电容cst1的第一端与第一节点b电连接,所述第一存储电容cst1的第二端与所述驱动晶体管t2的源极电连接;

所述第二存储电容cst2的第一端与所述第一节点b电连接,所述第二存储电容cst2的第二端与第二节点a电连接。

在图2中,第三节点d为与t2的源极电连接的节点。

在图2所示的像素电路的具体实施例中,t1、t2、t3、t8和t5为p型薄膜晶体管,t4、t6和t7为n型薄膜晶体管,但不以此为限。

在图2所示的像素电路的具体实施例中,t2为驱动晶体管,其他晶体管为开关晶体管。

在图2所示的像素电路的具体实施例中,初始化电压、第一电压和第二电压都为低电压vss,但不以此为限。

如图3所示,本发明如图2所示的像素电路的具体实施例在工作时,显示周期可以包括依次设置的初始化阶段t1、补偿阶段t2、电压保持阶段t3和发光阶段t4;

在初始化阶段t1,s1提供低电平,s2提供高电平,s3提供低电平,s4提供高电平,如图4a所示,t1、t5和t8都打开,以对cst1和cst2复位,使得第二节点a的电位变为vss voled,第一节点b的电位变为vss,第三节点d的电位变为vdd,以使得在补偿阶段t2开始时,t2能够打开,并消除上一帧显示数据对各节点的电位的影响;其中,voled为有机发光二极管oled的阈值电压;

在补偿阶段t2,s1提供高电平,s2提供低电平,s3提供低电平,s4提供低电平,data提供数据电压vdata,如图4b所示,t5、t8、t3和t7打开,以将vdata写入t2的栅极,并且,在补偿阶段t2开始时,t2打开,以为cst1进行放电(cst2两端的电位没有改变),以改变第三节点d的电位,直至第三节点d的电位变为vdata-vth,t2关断;其中,vth为t2的阈值电压;

在电压保持阶段s3,s1提供低电平,s2提供高电平,s3提供高电平,s4提供低电平,如图4c所示,t1和t4打开,其他的晶体管关闭,第三节点d的电位跳变为vdd,第二节点a的电位跳变为vss,第一节点b的电位跟着跳变为vss-(vdata-vth) (vss-(vss voled)),第三节点d的电压变化量为δvd,第二节点a的电压变化量为δva,由于电容的耦合作用,则第一节点b的电压变化量为δvd δva;

在发光阶段t4,s1提供低电平,s2提供低电平,s3提供高电平,s4提供高电平,如图4d所示,t1、t2、t3、t4和t6打开,其他晶体管关闭,t2的栅极电位vg为第三节点d的电位,vg等于vss vdd-vdata vth-voled,t2的栅源电压vgs如下:

vgs=vss vdd-vdata vth-voled-vdd=vss-vdata vth-voled;

t2为oled提供驱动电流ioled,ioled如下:

ioled=k(vgs-vth)2=(vss-vdata-voled)2

其中,k为与t2的工艺设计有关的常数,由上式可知,ioled与t2的阈值电压和vdd无关,使得oled显示稳定,解决了亮度不均匀和不稳定的问题,并避免了vdd的ir压降对显示均匀性的影响;并且,ioled与voled有关,缓解了因voled改变引起的亮度衰减的问题(当voled增加时,ioled相应增大,从而能够提供足够的驱动电流,防止亮度衰减)。

在图4a-图4d中,圆圈对应的晶体管标示在该阶段导通。

如图5所示,l1为当vdata等于5v,vth等于2v,voled等于1.2v时,ioled与时间t之间的关系示意图;l2为vdata等于5v,vth等于105v,voled等于1.5v时,ioled与时间t之间的关系示意图;由图5可知,电流偏移量为10na,可以忽略vth和voled改变对ioled的影响。

本发明实施例所述的像素驱动方法,应用于上述的像素电路,显示周期包括依次设置的补偿阶段、电压保持阶段和发光阶段;所述像素驱动方法包括:

在所述补偿阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点;数据写入电路在第一控制信号的控制下,控制数据线写入数据电压至驱动电路的控制端;发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与发光元件的第一极之间连通;

在所述电压保持阶段,所述发光控制电路在第一控制信号的控制下,控制电源电压端与第一储能电路的第二端之间连通,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,以相应改变第一节点的电位;

在所述发光阶段,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,电位控制电路在第四控制信号的控制下,控制所述驱动电路的控制端与所述第一节点之间连通,发光控制电路在第一控制信号的控制下,控制电源电压端与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路在其控制端的电位的控制下,生成从所述驱动电路的第一端流向所述驱动电路的第二端的驱动电流。

在本发明所述的像素驱动方法中,在补偿阶段,可以由数据写入电路直接将数据电压写入驱动电路的控制端,减少了电容充电过程,且能够消除电源电压端提供的电源电压的ir-drop(ir压降)对显示亮度均匀性的影响,并能够改善发光元件的阈值电压的漂移引起的亮度衰减,并能够消除驱动电路中的驱动晶体管的阈值电压对显示亮度均匀性的影响。

具体的,所述显示周期还可以包括设置于所述补偿阶段之前的初始化阶段;所述像素驱动方法还可以包括:

在所述初始化阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点。

本发明实施例所述的显示装置包括上述的像素电路。

本发明实施例所述的显示装置包括上述的像素电路。

本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。


技术特征:

1.一种像素电路,其特征在于,所述像素电路包括发光元件、驱动电路、初始化电路、数据写入电路、第一储能电路、第二储能电路、发光控制电路、电位控制电路和电压控制电路,其中,

所述第一储能电路的第一端与第一节点电连接,所述第一储能电路的第二端与所述驱动电路的第一端电连接;所述第一储能电路用于存储电压;

所述第二储能电路的第一端与所述第一节点电连接,所述第二储能电路的第二端与第二节点电连接;所述第二储能电路用于存储电压;

所述发光控制电路用于在第一控制端提供的第一控制信号的控制下,控制所述驱动电路的第一端与电源电压端之间连通,在第二控制端提供的第二控制信号下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述发光元件的第一极与第一电压端电连接;

所述数据写入电路用于在所述第一控制信号的控制下,控制将数据线上的数据电压写入所述驱动电路的控制端;

所述初始化电路用于在第三控制端提供的第三控制信号的控制下,控制所述发光元件的第一极与第二节点之间连通,并控制第一节点与初始化电压端之间连通;

所述驱动电路用于在其控制端的电位的控制下,生成从所述驱动电路的第一端流向所述驱动电路的第二端的驱动电流;

所述电压控制电路用于在第三控制端提供的第三控制信号的控制下,控制所述第二节点与第二电压端之间连通;

所述电位控制电路用于在第四控制端提供的第四控制信号的控制下,控制所述驱动电路的控制端与所述第一节点之间连通。

2.如权利要求1所述的像素电路,其特征在于,所述数据写入电路包括数据写入晶体管;

所述数据写入晶体管的控制极与所述第一控制端电连接,所述数据写入晶体管的第一极与所述数据线电连接,所述数据写入晶体管的第二极与所述驱动电路的控制端电连接。

3.如权利要求1所述的像素电路,其特征在于,所述电位控制电路包括电位控制晶体管;

所述电位控制晶体管的控制极与所述第四控制端电连接,所述电位控制晶体管的第一极与所述驱动电路的控制端电连接,所述电位控制晶体管的第二极与所述第一节点电连接。

4.如权利要求1所述的像素电路,其特征在于,所述电压控制电路包括电压控制晶体管;

所述电压控制晶体管的控制极与所述第三控制端电连接,所述电压控制晶体管的第一极与所述第二节点电连接,所述电压控制晶体管的第二极与所述第二电压端电连接。

5.如权利要求1所述的像素电路,其特征在于,所述初始化电路包括第一初始化晶体管和第二初始化晶体管;

所述第一初始化晶体管的控制极与所述第三控制端连接,所述第一初始化晶体管的第一极与所述初始化电压端电连接,所述第一初始化晶体管的第二极与所述第一节点电连接;

所述第二初始化晶体管的控制极与所述第三控制端电连接,所述第二初始化晶体管的第一极与所述发光元件的第一极电连接,所述第二初始化晶体管的第二极与所述第二节点电连接。

6.如权利要求1所述的像素电路,其特征在于,所述发光控制电路包括第一发光控制晶体管和第二发光控制晶体管;

所述第一发光控制晶体管的控制极与所述第一控制端电连接,所述第一发光控制晶体管的第一极与所述电源电压端电连接,所述第一发光控制晶体管的第二极与所述驱动电路的第一端电连接;

所述第二发光控制晶体管的控制极与所述第二控制端电连接,所述第二发光控制晶体管的第一极与所述驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接。

7.如权利要求1所述的像素电路,其特征在于,所述第一储能电路包括第一存储电容,所述第二储能电路包括第二存储电容;

第一存储电容的第一端与第一节点电连接,所述第一存储电容的第二端与所述驱动电路的第一端电连接;

所述第二存储电容的第一端与所述第一节点电连接,所述第二存储电容的第二端与第二节点电连接。

8.如权利要求1所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管,所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。

9.一种像素驱动方法,应用于如权利要求1至8中任一权利要求所述的像素电路,其特征在于,显示周期包括依次设置的补偿阶段、电压保持阶段和发光阶段;所述像素驱动方法包括:

在所述补偿阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点;数据写入电路在第一控制信号的控制下,控制数据线写入数据电压至驱动电路的控制端;发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与发光元件的第一极之间连通;

在所述电压保持阶段,所述发光控制电路在第一控制信号的控制下,控制电源电压端与第一储能电路的第二端之间连通,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,以相应改变第一节点的电位;

在所述发光阶段,电压控制电路在第三控制信号的控制下,控制第二节点与第二电压端之间连通,电位控制电路在第四控制信号的控制下,控制所述驱动电路的控制端与所述第一节点之间连通,发光控制电路在第一控制信号的控制下,控制电源电压端与驱动电路的第一端之间连通,发光控制电路在第二控制信号的控制下,控制驱动电路的第二端与第一电压端之间连通,驱动电路在其控制端的电位的控制下,生成从所述驱动电路的第一端流向所述驱动电路的第二端的驱动电流。

10.如权利要求9所述的像素驱动方法,其特征在于,所述显示周期还包括设置于所述补偿阶段之前的初始化阶段;所述像素驱动方法还包括:

在所述初始化阶段,初始化电路在第三控制信号的控制下,控制发光元件的第一极与第二节点之间连通,并控制初始化电压端写入初始化电压至第一节点。

11.一种显示装置,其特征在于,包括如权利要求1至8中任一权利要求所述的像素电路。

技术总结
本发明提供一种像素电路、像素驱动方法和显示装置。像素电路包括发光元件、驱动电路、初始化电路、数据写入电路、第一储能电路、第二储能电路、发光控制电路、电位控制电路和电压控制电路,数据写入电路用于在第一控制信号的控制下,控制将数据线上的数据电压写入驱动电路的控制端;电压控制电路在第三控制端提供的第三控制信号的控制下,控制第二节点与第二电压端之间连通;电位控制电路在第四控制端提供的第四控制信号的控制下,控制驱动电路的控制端与第一节点之间连通。本发明减少了电容充电过程,且能够提升显示亮度均匀性,并能够改善发光元件的阈值电压的漂移引起的亮度衰减。

技术研发人员:刘伟星;王铁石;徐智强;秦纬;滕万鹏;李小龙;李胜男
受保护的技术使用者:京东方科技集团股份有限公司
技术研发日:2020.01.17
技术公布日:2020.06.05

转载请注明原文地址: https://bbs.8miu.com/read-46524.html

最新回复(0)