有机发光二极管显示器的制作方法

专利2022-06-29  47


相关申请的交叉引用

本申请要求于2018年11月28日提交的第10-2018-0149532号韩国专利申请的优先权以及从其获得的所有权益,该韩国专利申请的内容通过引用以其整体地并入本文。

本发明的示例性实施方式涉及有机发光二极管(“oled”)显示器,并且特别是涉及还包括屏蔽层的oled显示器。



背景技术:

显示装置是用于显示图像的装置,并且近年来,有机发光二极管(“oled”)显示器受到高度关注。

oled显示器具有自发光特性,并且与液晶显示装置不同,它不需要额外的光源,从而减小了其厚度和重量。此外,oled显示器具有诸如低功耗、高亮度和高反应速度的高品质特性。

oled显示器包括多个信号线和与其连接的多个薄膜晶体管(“tft”)。



技术实现要素:

本发明的示例性实施方式已致力于提供通过使屏蔽层与半导体层重叠的面积最小化来减少寄生电容,从而改善显示品质并且降低功耗的有机发光二极管(“oled”)显示器。

本发明的示例性实施方式提供了oled显示器,该oled显示器包括衬底、半导体层、第一信号线、第二信号线、屏蔽层、数据线和oled,半导体层布置在衬底上,半导体层上设置有晶体管的沟道区、第一区和第二区,第一信号线和第二信号线布置在半导体层上,屏蔽层布置在第一信号线和第二信号线上,数据线布置在屏蔽层上,并且oled布置在数据线上,其中,晶体管包括驱动晶体管、第二晶体管和第三晶体管,驱动晶体管将电流施加到oled,第二晶体管连接到第一信号线和数据线并且将通过数据线传输的数据电压传输到驱动晶体管的第一电极,并且第三晶体管包括连接到第一信号线的栅电极、连接到驱动晶体管的第二电极的第三电极和连接到驱动晶体管的栅电极的第四电极,第三晶体管包括在连接部处彼此串联连接的3-1晶体管和3-2晶体管,屏蔽层包括与连接部的至少一部分重叠的重叠部并且不与第二晶体管重叠,并且在平面图中,屏蔽层布置成在其间具有间隙的情况下与第一信号线和第二信号线间隔开。

在示例性实施方式中,第二信号线可布置在与第一信号线相同的层中,屏蔽层可包括从重叠部延伸的延伸部,并且延伸部可与第一信号线和第二信号线平行地延伸。

在示例性实施方式中,屏蔽层可接收驱动电压。

在示例性实施方式中,作为屏蔽层与第一信号线之间的最小距离的第一间隙可为1.2微米(μm)至1.5μm。

在示例性实施方式中,作为屏蔽层与第二信号线之间的最小距离的第二间隙可为1.2μm至1.5μm。

在示例性实施方式中,第一信号线可为传输扫描信号的扫描线。

在示例性实施方式中,第二信号线可为传输前一扫描信号的前一扫描线。

在示例性实施方式中,连接部可布置在半导体层被弯曲的部分上。

在示例性实施方式中,oled显示器还可包括下部电压供给线,该下部电压供给线布置在与数据线相同的层中,并且供给驱动电压。

在示例性实施方式中,屏蔽层可包括从延伸部扩展的扩展部,并且扩展部可从下部电压供给线接收驱动电压。

在示例性实施方式中,oled显示器还可包括上部电压供给线,该上部电压供给线布置在下部电压供给线上,并且供给驱动电压。

在示例性实施方式中,oled显示器还可包括辅助连接构件,该辅助连接构件布置在与上部电压供给线相同的层中,并且电连接到oled的像素电极。

在示例性实施方式中,延伸部可与上部电压供给线的至少一部分重叠。

在示例性实施方式中,晶体管可包括连接到第三晶体管的第四晶体管,并且第四晶体管可包括连接到第二信号线的栅电极和连接到第三晶体管的第四电极的第五电极。

在示例性实施方式中,屏蔽层的扩展部可与第四晶体管的至少一部分重叠。

在示例性实施方式中,屏蔽层的最小宽度可为2.5μm至3.3μm。

本发明的另一示例性实施方式提供了oled显示器,该oled显示器包括衬底、半导体层、第一导电层、第二导电层、第一数据层和oled,半导体层布置在衬底上,半导体层上设置有晶体管的沟道区、第一区和第二区,第一导电层布置在半导体层上并且包括扫描线,第二导电层布置在第一导电层上,第一数据层布置在第二导电层上并且包括数据线,并且oled布置在第一数据层上,其中,晶体管包括驱动晶体管、第二晶体管和第三晶体管,驱动晶体管将电流施加到oled,第二晶体管连接到扫描线和数据线,并且将通过数据线传输的数据电压传输到驱动晶体管的第一电极,并且第三晶体管包括连接到扫描线的栅电极、连接到驱动晶体管的第二电极的第三电极和连接到驱动晶体管的栅电极的第四电极,第二导电层包括屏蔽层,屏蔽层与第三晶体管的至少一部分重叠并且不与第二晶体管重叠,并且屏蔽层不与第一导电层重叠。

在示例性实施方式中,第三晶体管可包括串联连接的3-1晶体管和3-2晶体管,并且3-1晶体管和3-2晶体管可在连接部上彼此连接。

在示例性实施方式中,屏蔽层可与连接部的至少一部分重叠。

在示例性实施方式中,屏蔽层与第一导电层之间的最小距离可为1.2μm至1.5μm。

根据示例性实施方式,通过允许屏蔽层不与具体晶体管重叠,寄生电容被减小,从而减小显示装置的功耗。此外,通过减小反冲电压,可改善显示品质,例如,改善残像。

附图说明

通过参考附图进一步详细描述本公开的示例性实施方式,本公开的上述和其它示例性实施方式、优点和特征将变得更加明确,在附图中:

图1示出了有机发光二极管(“oled”)显示器的示例性实施方式的平面图;

图2示出了图1中所示的像素的一部分的放大图;

图3示出了沿图2的线iii-iii截取的剖面图;

图4示出了oled显示器的像素的示例性实施方式的等效电路图;以及

图5示出了施加到oled显示器的像素的信号的示例性实施方式的时序图。

具体实施方式

在下文中,将参考示出了本发明的示例性实施方式的附图,对本发明进行更加全面地描述。本领域普通技术人员将理解,所描述的实施方式可以以各种不同的方式进行修改,所有修改均不背离本发明的精神或范围。

附图和描述将在本质上被认为是说明性的,而不是限制性的。在整个说明书中,相同的附图标记指示相同的元件。

附图中所示的各个配置的尺寸和厚度是为了更好地理解和易于描述而被任意地示出,并且本发明不限于此。在附图中,为了清楚起见,层、膜、面板、区等的厚度被放大。为了更好地理解和易于描述,一些层和区域的厚度被放大。

应理解,当诸如层、膜、区或衬底的元件被称为“在”另一元件“上”时,该元件可直接在另一元件上,或者也可存在有中间元件。相反,当元件被称为“直接在”另一元件“上”时,则不存在中间元件。措辞“在…上(on)”或“上方(above)”意味着定位在对象部上或下,并且在本质上不意味着基于重力方向定位在对象部的上侧上。

除非另有明确相反的描述,否则措辞“包括(comprise)”以及诸如“包括(comprises)”或“包括有(comprising)”的变体将被理解为意图包含所述元件,而不排除任何其它元件。

短语“在平面图中”意味着从顶部观察对象部,并且短语“在剖面上”意味着观察从侧面垂直切割对象部的剖面。

应理解,尽管术语“第一”、“第二”、“第三”等可在本文中用于描述各种元件、部件、区、层和/或部分,但是这些元件、部件、区、层和/或部分不应受这些术语限制。这些术语仅用于将一个元件、部件、区、层或者部分与另一元件、部件、区、层或者部分区分开。因此,下面讨论的“第一元件”、“部件”、“区”、“层”或“部分”可被称为第二元件、部件、区、层或部分,而不背离本文中的教导。

本文中使用的术语是仅出于描述特定实施方式的目的,而不旨在限制。除非上下文另有明确说明,否则如本文中所使用的单数形式“一(a)”、“一(an)”和“该(the)”也旨在包括复数形式,并且包括“至少一个”在内。“或(or)”意味着“和/或(and/or)”。如本文中所使用的,术语“和/或”包括相关所列项目中的一个或更多个的任何和所有组合。

此外,在本文中可使用诸如“下(lower)”或“底部(bottom)”和“上(upper)”或“顶部(top)”的相对术语来描述如图中所示的一个元件与另一元件的关系。应理解,除了附图中所示的取向以外,相对术语旨在包括装置的不同取向。例如,如果图中的一个中的装置被翻转,则描述为位于其它元件的“下”侧上的元件将随后被取向在其它元件的“上”侧上。因此,示例性术语“下”可包含取决于图的特定取向的“下”和“上”的取向这两者。相似地,如果图中的一个中的装置被翻转,则被描述为在其它元件“下方(below)”或“下面(beneath)”的元件将随后被取向为在其它元件“上方”。因此,示例性术语“下方”或“下面”可包含上和下的取向这两者。

空间相对术语诸如“下面(beneath)”、“下方(below)”、“下(lower)”、“上方(above)”、“上(upper)”等可在本文中为了描述的便利而使用,以描述如图中所示的一个元件或特征与另一元件或特征的关系。应理解,除了附图中所示的取向以外,空间相对术语旨在包含装置在使用或操作中的不同取向。例如,如果图中的装置被翻转,则被描述为在其它元件或者特征“下方(below)”或“下面(beneath)”的元件将随后被取向为在其它元件或特征上方。因此,示例性术语“下方”可包含上方和下方的取向这两者。装置可以为其它方式取向(旋转90度或者在其它取向),并且本文中所使用的空间相对描述词被相应地解释。

考虑到有关测量和与特定数量的测量相关的误差(即,测量系统的限制),本文所用的“约(about)”或者“大约(approximately)”包括在本领域普通技术人员确定的特定值的可接受偏差范围内的所述值和均数。例如,“约(about)”可意味着在一个或者更多个标准偏差内,或者在所述值的±30%、20%、10%、5%之内。

除非另有限定,否则本文中所使用的所有术语(包括技术和科学术语)具有与本公开所属技术领域的普通技术人员通常理解的含义相同的含义。还应理解,除非在本文中明确地这样限定,否则诸如常用词典中限定的那些术语应被解释为具有与它们在相关技术和本公开的上下文中的含义一致的含义,并且将不以理想化或过于正式的含义来解释。

本文中参考作为理想化实施方式的示意性图示的剖面图对示例性实施方式进行描述。由此,由例如制造技术和/或公差的结果所导致的图示的形状的变化是可预期的。因此,本文中所描述的实施方式不应被解释为受限于本文中所示出的特定的区形状,而是包括由例如通过制造而导致的形状上的偏差。例如,示出或描述为平坦的区通常可具有粗糙和/或非线性特征。此外,示出的锐角可被倒圆角。因此,图中所示的区本质上是示意性的,并且它们的形状并不旨在示出区的精确形状,并不旨在限制本权利要求的范围。

现在将参考图1对有机发光二极管(“oled”)显示器的像素的布置的示例性实施方式进行描述。图1示出了oled显示器的示例性实施方式的平面图。

参照图1,oled显示器的一个像素的示例性实施方式包括多个信号线151、152、153、127、128和171、与信号线151、152、153、127、128和171连接的多个晶体管t1、t2、t3(参照图3)、t4、t5、t6和t7、存储电容器cst(参照图4)、电压供给线172和178和oled(参照图4)。信号线151、152、153、127、128和171或电压供给线172和178可由多个像素共享。

根据本发明的oled显示器的示例性实施方式还包括屏蔽层m,其将在说明书的后面部分中进行描述。

晶体管t1、t2、t3、t4、t5、t6和t7包括驱动晶体管t1、开关晶体管t2、补偿晶体管t3、初始化晶体管t4、操作控制晶体管t5、发射控制晶体管t6和旁路晶体管t7。在示例性实施方式中,例如,晶体管t1、t2、t3、t4、t5、t6和t7可为薄膜晶体管(“tft”)。

信号线151、152、153、127、128和171可包括扫描线151,前一扫描线152、发射控制线153、旁路控制线(未示出)、数据线171、第一初始化电压线127和第二初始化电压线128。电压供给线172和178可包括下部电压供给线172和上部电压供给线178。旁路控制线(未示出)可为前一扫描线152或扫描线151的一部分,或者旁路控制线(未示出)可与前一扫描线152或扫描线151电连接。

扫描线151传输扫描信号sn,并且前一扫描线152将前一扫描信号sn-1传输到初始化晶体管t4。旁路控制线(未示出)将旁路信号gb(参照图4)传输到旁路晶体管t7,并且在一些示例性实施方式中,可将与前一扫描信号sn-1或扫描信号sn相同的信号传输到旁路晶体管t7。发射控制线153将发射控制信号em传输到操作控制晶体管t5和发射控制晶体管t6。

数据线171横穿扫描线151并传输数据信号dm。下部电压供给线172可传输驱动电压elvdd,并且设置成与数据线171基本上平行,并且上部电压供给线178可电连接到下部电压供给线172以防止下部电压供给线172具有电压降。第一初始化电压线127可传输初始化电压vint以用于初始化驱动晶体管t1,并且第二初始化电压线128可传输初始化电压vint以用于初始化oled的阳极。

晶体管t1、t2、t3、t4、t5、t6和t7沿着标有阴影的半导体层130设置,并且半导体层130可设置成以各种形状弯曲。

半导体层130包括沟道掺杂有n型杂质或p型杂质的沟道区(未示出)以及设置在沟道区的相应的侧上并且具有比掺杂到沟道区的杂质的掺杂浓度更大的掺杂浓度的第一区和第二区。沟道区、第一区和第二区分别对应于多个晶体管t1、t2、t3、t4、t5、t6和t7的沟道、第一电极s1、s2、s3、s4、s5、s6和s7以及第二电极d1、d2、d3、d4、d5、d6和d7,并且当第一区和第二区中的一个为源区时,另一个对应于漏区。

此外,在半导体层130上,多个晶体管t1、t2、t3、t4、t5、t6和t7中两个不同的晶体管的第一电极与第二电极之间的区可被掺杂,以使得两个晶体管可彼此电连接。在示例性实施方式中,沟道可不掺杂有杂质,并且第一区和第二区可掺杂有杂质。

多个晶体管t1、t2、t3、t4、t5、t6和t7的相应的沟道与晶体管的栅电极重叠,并且设置在半导体层130的相应的第一区与相应的第二区之间。

现在将对多个晶体管t1、t2、t3、t4、t5、t6和t7进行描述。

驱动晶体管t1包括沟道、栅电极155、第一电极s1和第二电极d1。在平面图中,栅电极155与沟道重叠,并且第一电极s1和第二电极d1设置在沟道的相应的侧上。存储线124的延伸部被绝缘并设置在栅电极155上。存储线124的延伸部在其间具有第二栅极绝缘层(142,参照图3)的情况下与栅电极155重叠,从而构成存储电容器cst。栅电极155是存储电容器cst的第一存储电极(图4的e1),并且存储线124的延伸部是第二存储电极(图4的e2)。

存储线124的延伸部中形成有开口56,以使得栅电极155可连接到第一数据连接构件71。在开口56中,栅电极155的上侧通过开口61电连接到第一数据连接构件71。第一数据连接构件71连接到补偿晶体管t3的第二电极d3,以将驱动晶体管t1的栅电极155连接到补偿晶体管t3的第二电极d3。

如图1中所示,栅电极155可具有与相邻像素分离的岛形状。栅电极155可布置在与扫描线151、前一扫描线152和发射控制线153相同的层中并且具有与扫描线151、前一扫描线152和发射控制线153的材料相同的材料。

开关晶体管t2可被称为第二晶体管。

开关晶体管t2的栅电极g2(参照图4)可为扫描线151的一部分。数据线171通过开口62连接到开关晶体管t2的第一电极s2。开关晶体管t2用作用于选择待发射的像素的开关元件。开关晶体管t2的栅电极g2连接到扫描线151,并且第二电极d2连接到驱动晶体管t1和操作控制晶体管t5。

补偿晶体管t3可被称为第三晶体管。

补偿晶体管t3由彼此相邻并且串联耦接的3-1晶体管t3-1和3-2晶体管t3-2构成。3-1晶体管t3-1和3-2晶体管t3-2的栅电极g3-1和g3-2(参照图4)可为扫描线151的一部分或从扫描线151向上突出的部分。上述结构可被称为双栅极结构,并且其可起到阻止泄漏电流的产生或减少泄漏电流的作用。在半导体层130上用于连接3-1晶体管t3-1和3-2晶体管t3-2的部分被称为连接部n3。

3-1晶体管t3-1的第一电极(未示出)在连接部n3处连接到3-2晶体管t3-2的第二电极(未示出)。在将补偿晶体管t3描述为单个晶体管的情况下,3-2晶体管t3-2的第一电极(未示出)成为补偿晶体管t3的第一电极s3,并且3-1晶体管t3-1的第二电极(未示出)成为补偿晶体管t3的第二电极d3。

当将两个晶体管串联连接的配置描述为单个补偿晶体管t3时,补偿晶体管t3的第一电极s3可连接到发射控制晶体管t6的第一电极s6和驱动晶体管t1的第二电极d1。补偿晶体管t3的第二电极d3通过开口63连接到第一数据连接构件71。

初始化晶体管t4可被称为第四晶体管。

初始化晶体管t4由两个初始化晶体管构成,并且两个初始化晶体管布置在前一扫描线152与半导体层130相接的部分上。初始化晶体管t4的栅电极g4(参照图4)可为前一扫描线152的一部分。一个初始化晶体管t4的第一电极s4连接到另一个初始化晶体管t4的第二电极d4。这可称为双栅极结构,并且其可阻止或减少泄漏电流。

第二数据连接构件72的第一端通过开口65连接到初始化晶体管t4的第一电极s4,并且第二数据连接构件72的第二端通过开口64连接到第一初始化电压线127以接收初始化电压vint。第一数据连接构件71通过开口63连接到初始化晶体管t4的第二电极d4。

如上所述,通过用补偿晶体管t3和初始化晶体管t4的双栅结构,沟道的电子移动路径在关断状态中被阻挡,并且可有效地防止泄漏电流的产生。

oled显示器的示例性实施方式包括屏蔽层m。

参照图1,示出了第一像素p1和在第一方向上设置在第一像素p1附近的第二像素p2。除了第二像素p2以外,第二像素p2的数据线171将数据信号dm传输到在第二方向上向上和向下彼此相邻的像素。在这种情况下,传输的数据信号dm可根据相应的像素实现的亮度而变得不同,并且第二像素p2的数据线171取决于第一像素p1的补偿晶体管t3的时序而传输不同的电压。

此外,补偿晶体管t3与数据线171之间存在有寄生电容器。当施加到寄生电容器的电压随着由数据线171传输的电压的改变而改变时,补偿晶体管t3的沟道电位改变,因此产生反冲电压并且变得不稳定。相应地,在补偿晶体管t3的第一电极s3连接到驱动晶体管t1的第二电极d1并且其亮度由连接到oled的驱动晶体管t1确定的显示装置中产生了显示品质劣化的缺陷。

为了防止这种问题,屏蔽层m设置在补偿晶体管t3的连接部n3的顶部上,并且也设置在两个相邻的像素p1和p2之间,因此防止了连接部n3受到第二像素p2的数据线171的不同信号的传输的影响,并且可改善显示品质。

然而,由于屏蔽层m设置在两个相邻像素p1和p2之间,因此屏蔽层m与开关晶体管t2部分地重叠,并且特别地,屏蔽层m可与开关晶体管t2的第一电极s2重叠。第一电极s2通过开口62连接到数据线171,因此在屏蔽层m与数据线171之间额外地设置了寄生电容。

关于oled显示器的示例性实施方式,屏蔽层m设置成与补偿晶体管t3的至少一部分重叠而不与开关晶体管t2重叠。详细地,屏蔽层m与用于连接补偿晶体管t3的3-1晶体管t3-1和3-2晶体管t3-2的连接部n3重叠。屏蔽层m虽然不与开关晶体管t2重叠,但是可设置在待描述的旁路晶体管t7与在第一方向上与设置有连接部n3的第一像素p1相邻的第二像素p2的数据线171之间。在这种情况下,屏蔽层m可与旁路晶体管t7的至少一部分重叠。

如上所述,可通过允许屏蔽层m与开关晶体管t2重叠的面积为零来去除设置在屏蔽层m与开关晶体管t2之间的寄生电容。如上所述,开关晶体管t2的第一电极s2通过开口62连接到数据线171,因此可减小由数据线171产生的寄生电容。

用于引起显示装置中的时间延迟的rc延迟由显示装置的电阻(“r”)和电容(“c”)来确定。如上所述,随着寄生电容减小,数据线171的rc延迟减小以减少显示装置的rc延迟,并且可因此改善显示装置的功耗,这将参考图2进行描述。

第一导电层包括扫描线151、前一扫描线152、发射控制线153和栅电极155,并且第一导电层可为栅极导电层。第二导电层包括存储线124、第一初始化电压线127、第二初始化电压线128和屏蔽层m。即,屏蔽层m布置在与包括存储线124的延伸部以及第一初始化电压线127和第二初始化电压线128的第二导电层相同的层中,并且屏蔽层m布置在半导体层130和第一导电层上。

屏蔽层m通过形成在第一层间绝缘层(161,参照图3)中的开口c1电连接到下部电压供给线172以接收驱动电压elvdd,因此屏蔽层m可接收恒定电压。如上所述,屏蔽层m接收驱动电压elvdd,因此可使受到通过数据线171传输的不同电压的影响的补偿晶体管t3稳定。

此外,在示例性实施方式中,屏蔽层m与数据线171之间的寄生电容可通过形成屏蔽层m以不与开关晶体管t2重叠来减小。相应地,由于寄生电容引起的反冲电压减小,并且诸如图像抖动或残像的缺陷减小,并因此,可改善显示品质。

屏蔽层m不与补偿晶体管t3的3-1晶体管t3-1和3-2晶体管t3-2的栅电极g3-1和g3-2重叠。详细地,从扫描线151向上突出的部分与3-1晶体管t3-1的沟道重叠以形成3-1晶体管t3-1的栅电极g3-1。此外,扫描线151在第一方向上的延伸部的一部分与3-2晶体管t3-2的沟道重叠以形成3-2晶体管t3-2的栅电极g3-2。换言之,屏蔽层m不与布置有补偿晶体管t3的栅电极的扫描线151重叠。

此外,屏蔽层m不与扫描线151、前一扫描线152、发射控制线153和栅电极155重叠。即,屏蔽层m不与第一导电层重叠。换言之,屏蔽层m设置为与相邻的第一导电层间隔开最小距离,这将参考图2进行描述。

布置在第一导电层与第二导电层之间的绝缘层为薄的,因此当两个层在平面图中彼此重叠时,它们可能会短路并且产品特性可能会劣化。此外,随着屏蔽层m接近在扫描线151处向上突出的部分(即,3-1晶体管t3-1的栅电极g3-1),屏蔽层m也接近用于将旁路晶体管t7连接到另一层的开口67。相应地,在用于形成开口67的过程中可能产生与其它布线的干扰,并且显示装置的品质可能劣化。因此,布置在第二导电层上的屏蔽层m设置成不与第一导电层重叠。

在下文中,操作控制晶体管t5可被称为第五晶体管。

操作控制晶体管t5的栅电极g5(参照图4)可为发射控制线153的一部分。下部电压供给线172通过开口68连接到操作控制晶体管t5的第一电极s5,并且第二电极d5通过半导体层130连接到驱动晶体管t1的第一电极s1。

在下文中,发射控制晶体管t6可被称为第六晶体管。

发射控制晶体管t6的栅电极g6(参照图4)可为发射控制线153的一部分。第四数据连接构件74通过开口60连接到发射控制晶体管t6的第二电极d6,并且第一电极s6通过半导体层130连接到驱动晶体管t1的第二电极d1。稍后将描述的第四数据连接构件74可设置在与数据线171或下部电压供给线172相同的层中,并且第四数据连接构件74电连接到待描述的辅助连接构件179,并且因此连接到oled的像素电极(未示出)。

在下文中,旁路晶体管t7可被称为第七晶体管。

旁路晶体管t7的栅电极g7(参照图4)可为前一扫描线152的一部分。第三数据连接构件73的第一端通过开口67连接到旁路晶体管t7的第二电极d7,并且第三数据连接构件73的第二端通过开口66连接到第二初始化电压线128以接收初始化电压vint。旁路晶体管t7的第一电极s7连接到发射控制晶体管t6的第二电极d6。

存储电容器cst包括在第二栅极绝缘层142(参照图3)介于其间的情况下彼此重叠的栅电极155和存储线124的延伸部。栅电极155对应于存储电容器cst的第一存储电极,并且存储线124的延伸部对应于第二存储电极。此处,设置在栅电极155与存储线124之间的第二栅极绝缘层142(参照图3)成为电介质材料,并且电容由存储在存储电容器cst中的电荷以及第一储存电极与第二储存电极之间的电压来确定。通过将栅电极155作为第一存储电极,可获得在由驱动晶体管t1的沟道在像素中占据大面积而变窄的空间中形成存储电容器cst的空间。

下部电压供给线172通过开口69连接到存储线124的延伸部。因此,存储电容器cst存储与通过下部电压供给线172传输到存储线124的延伸部的驱动电压elvdd与栅电极155的栅极电压之间的差异对应的电荷。

关于第一数据层,如上所述,多个数据连接构件71、72、73和74可包括数据线171和下部电压供给线172,并且它们可布置在相同的层中并且具有相同的材料。

第一数据连接构件71的第一端通过开口63连接到补偿晶体管t3的第二电极d3,并且其第二端通过形成在存储线124的延伸部中的开口56中所形成的开口61连接到栅电极155。

第二数据连接构件72的第一端通过开口64连接到第一初始化电压线127,并且其第二端通过开口65连接到初始化晶体管t4的第一电极s4。

第三数据连接构件73的第一端通过开口66连接到第二初始化电压线128,并且其第二端通过开口67连接到旁路晶体管t7的第二电极d7。

第四数据连接构件74通过开口60连接到发射控制晶体管t6的第二电极d6。第四数据连接构件74电连接到将要描述的辅助连接构件179,并因此电连接到oled的像素电极(未示出)。

如上所述,数据线171、下部电压供给线172和多个数据连接构件71、72、73和74可布置在相同层中,并且详细地,它们可布置在第一层间绝缘层161(参照图3)上。在这种情况下,下部电压供给线172将恒定的电信号供给到多个像素,并且为了实现高品质显示装置,需要防止诸如电压降的电压变化。然而,如图1中所示,在与数据线171和多个连接构件71、72、73、74相同的层上设置有下部电压供给线172,因此难以确保其面积。

因此,第一数据层上设置有包括上部电压供给线178的第二数据层。第二数据层可包括上部电压供给线178和辅助连接构件179。

上部电压供给线178通过开口81电连接到下部电压供给线172,从而解决了下部电压供给线172上的电压降问题。上部电压供给线178可在多个像素区域中具有连接的格子形状,并且其详细形状可为多变的。

辅助连接构件179设置在与上部电压供给线178相同的层中。如上所述,旁路晶体管t7的第一电极s7必须电连接到oled的像素电极(未示出)。因此,辅助连接构件179可通过开口83连接到第四数据连接构件74,该第四数据连接构件74通过开口60连接到旁路晶体管t7的第一电极s7。辅助连接构件179可通过形成在辅助连接构件179的顶部处的开口85连接到像素电极(未示出)。

oled包括通过开口85连接的像素电极(未示出)、有机发射层(未示出)和公共电极(未示出)。

现在将参考图2对oled显示器的屏蔽层的布置的示例性实施方式进行描述。图2示出了图1中所示的像素的一部分的放大图。在图2中,与参考图1描述的配置相同的配置将使用相同的附图标记,并且与参考图1描述的内容相同的内容将被省略。

参照图2,屏蔽层m包括用于与连接部n3重叠的重叠部m1、从重叠部m1延伸的延伸部m2和从延伸部m2扩展的扩展部m3。屏蔽层m可设置成横穿第一像素p1和在第一方向上设置在第一像素p1附近的第二像素p2。

现在将对重叠部m1进行描述。重叠部m1不与扫描线151重叠。也就是说,屏蔽层m与扫描线151以恒定的间隙间隔开。如参考图1所描述的,3-1晶体管t3-1和3-2体管t3-2被连接的部分处设置有连接部n3。例如,当重叠部m1与从扫描线151向上突出的部分之间的最小距离设定为第一间隙d1时,第一间隙d1可为约1.2微米(μm)至约1.5μm,并且其可为约1.2μm。

重叠部m1不与设置在其右侧处的第二像素p2的数据线171重叠。这是为了最小化数据线171的寄生电容。此外,重叠部m1可设置在连接部n3的顶部处并且与数据线171基本上平行,并且不与前一扫描线152重叠。

重叠部m1与连接部n3重叠,并且不与开关晶体管t2重叠,特别是不与开关晶体管t2的第一电极s2重叠。当屏蔽层m与开关晶体管t2重叠时,开关晶体管t2的第一电极s2通过开口62连接到数据线171,因此屏蔽层m与数据线171之间的寄生电容增加。因此,为了防止寄生电容的产生,在示例性实施方式中,屏蔽层m不与开关晶体管t2重叠,并且设置在开关晶体管t2与旁路晶体管t7之间。

在图2中,屏蔽层m被示出为不与旁路晶体管t7重叠,并且在示例性实施方式中,其可与旁路晶体管t7的至少一部分重叠。

重叠部m1的宽度为由重叠部m1与连接部n3重叠的部分和重叠部m1与连接部n3不重叠的部分而可变的,并且在重叠部m1与连接部n3重叠的部分处的宽度可为更大的。

延伸部m2与前一扫描线152平行地从重叠部m1朝向第二像素p2延伸。也就是说,延伸部m2可布置成横穿两个相邻的像素。根据参考重叠部m1所描述的原因,延伸部m2设置为不与开关晶体管t2重叠,特别是不与开关晶体管t2的第一电极s2重叠,从而使数据线171的寄生电容最小化。

例如,延伸部m2不与前一扫描线152重叠,并且延伸部m2与前一扫描线152之间的第二间隙d2可为约1.2μm至约1.5μm,并且其可为约1.2μm。

扩展部m3可沿着从延伸部m2延伸到初始化晶体管t4的第二电极d4下方的半导体层130扩展。扩展部m3仅被扩展直到不与扫描线151重叠。尽管未示出扩展部m3与扫描线151之间的距离,但是例如以与上述第一间隙d1和第二间隙d2相似的方式,该距离可为约1.2μm至约1.5μm,并且为约1.2μm。

扩展部m3可与第二像素p2的初始化晶体管t4重叠,特别是与初始化晶体管t4的第二电极d4重叠。此外,扩展部m3可通过形成在设置在扩展部m3上的第一层间绝缘层161(参照图3)中的开口c1接收驱动电压elvdd。

扩展部m3不与开关晶体管t2重叠,从而最小化数据线171的寄生电容。此外,扩展部m3的宽度可根据构成初始化晶体管t4的半导体层130的弯曲形状而变化。

屏蔽层m的重叠部m1、延伸部m2和扩展部m3可具有彼此不同的宽度。

例如,屏蔽层m的最小宽度不受具体数值的限制,而是该最小宽度可为约2.5μm至约3.3μm,并且该最小宽度可为约3.0μm。在图2中屏蔽层m的最小宽度示出为作为延伸部m2的宽度的第三间隙d3,这仅为示例,并且屏蔽层m的最小宽度可为重叠部m1或扩展部m3的宽度,而不是延伸部m2的宽度。

数据线171的寄生电容可通过最小化屏蔽层m和电连接到数据线171的开关晶体管t2的重叠宽度来最小化。相应地,减小了数据线171的rc延迟,并且减小了显示装置的rc延迟,从而改善了诸如图像显示的抖动或残像的显示品质。

在示例性实施方式中,屏蔽层m布置成不与开关晶体管t2重叠,因此可以以约15%至约20%的比例,特别是以约17%的比例减小数据线171的寄生电容。

现在将参考图3对oled显示器的示例性实施方式的堆叠结构进行描述。图3示出了沿图2的线iii-iii截取的剖面图。

在图3中,与示例性实施方式中描述的那些配置相同的配置将使用相同的附图标记,并且与示例性实施方式中描述的内容相同的内容将被省略。

参照图1、图2和图3,oled显示器的示例性实施方式包括衬底110。衬底110可包括各种材料,诸如玻璃、金属或塑料。阻挡层111设置在衬底110上。阻挡层111可包括诸如氧化硅、氮化硅或氧化铝的无机绝缘材料,或者其可包括诸如聚酰亚胺丙烯酸的有机绝缘材料。阻挡层111可防止杂质输入到晶体管,并且可使衬底110的一侧平坦化。在其它示例性实施方式中,阻挡层111可被省略。

多个晶体管t1、t2、t3、t4、t5、t6和t7的半导体层130设置在阻挡层111上。半导体层130包括相应的晶体管的第一电极s1至s7和第二电极d1至d7。已描述了详细内容,因此这些内容将被省略。在图3中示出了开关晶体管t2、补偿晶体管t3和初始化晶体管t4的半导体层130,并且特别地,示出了开关晶体管t2的第一电极s2、补偿晶体管t3的连接部n3和初始化晶体管t4的第二电极d4。

用于覆盖半导体层130的第一栅极绝缘层141设置在半导体层130上。

第一导电层设置在第一栅极绝缘层141上。第一导电层可包括多个晶体管t1、t2、t3、t4、t5、t6和t7的栅电极(包括栅电极155)、扫描线151、前一扫描线152和发射控制线153。

用于覆盖第一导电层的第二栅极绝缘层142设置在第一导电层上。在示例性实施方式中,第一栅极绝缘层141和第二栅极绝缘层142可包括诸如氮化硅、氧化硅或氧化铝的材料。

第二导电层设置在第二栅极绝缘层142上。第二导电层包括存储线124、第一初始化电压线127、第二初始化电压线128和屏蔽层m,但是本发明不限于此。

在剖面图中,屏蔽层m设置在补偿晶体管t3与数据线171之间,并且屏蔽层m与补偿晶体管t3的至少一部分重叠。此处,补偿晶体管t3设置在屏蔽层m的底部处,并且数据线171设置在设置于屏蔽层m的顶部处的第一数据层上。因此,屏蔽层m可防止在数据线171与补偿晶体管t3之间额外地产生寄生电容,特别是防止在数据线171与连接部n3之间额外地产生寄生电容。

此外,屏蔽层m不与开关晶体管t2重叠,特别是不与开关晶体管t2的第一电极s2重叠。开关晶体管t2电连接到数据线171以通过形成在第一栅极绝缘层141、第二栅极绝缘层142和第一层间绝缘层161中的开口62供给数据信号dm。屏蔽层m设置成不与开关晶体管t2重叠,从而消除了屏蔽层m与数据线171之间的寄生电容。

另外,屏蔽层m可与初始化晶体管t4重叠,特别是与初始化晶体管t4的第二电极d4重叠。在这种情况下,屏蔽层m通过形成在第一层间绝缘层161中的开口c1连接到下部电压供给线172,并且接收驱动电压elvdd。相应地,恒定电压施加到屏蔽层m以防止电压的变化,减小引起图像缺陷的反冲电压,从而改善显示品质。

用于覆盖第二导电层的第一层间绝缘层161设置在第二导电层上。在示例性实施方式中,第一层间绝缘层161可包括诸如氮化硅、氧化硅或氧化铝的材料,并且第一层间绝缘层161可包括有机绝缘材料。

第一数据层设置在第一层间绝缘层161上。第一数据层可包括数据线171、下部电压供给线172、第一数据连接构件71、第二数据连接构件72、第三数据连接构件73和第四数据连接构件74。第一数据层可通过形成在第一栅极绝缘层141、第二栅极绝缘层142和第一层间绝缘层161的至少一部分中的开口60、61、62、63、64、65、66、67、68和69电连接到设置在底部处的半导体层130。

第一数据层可成为与半导体层130的第一区和第二区连接的第一电极s1、s2、s3、s4、s5、s6和s7和第二电极d1、d2、d3、d4、d5、d6和d7。当第一电极s1、s2、s3、s4、s5、s6和s7以及第二电极d1、d2、d3、d4、d5、d6和d7中的一个为源电极时,另一个可为漏电极。详细地,在图3中,数据线171通过形成在第一栅极绝缘层141、第二栅极绝缘层142和第一层间绝缘层161中的开口62电连接到设置在底部处的开关晶体管t2的第一电极s2。下部电压供给线172通过形成在第一层间绝缘层161中的开口c1连接到屏蔽层m,特别是扩展部m3。

第二层间绝缘层162设置在第一数据层上。在示例性实施方式中,第二层间绝缘层162可包括诸如氮化硅、氧化硅或氧化铝的材料,并且第二层间绝缘层162可包括有机绝缘材料。

第二数据层设置在第二层间绝缘层162上。第二数据层可包括上部电压供给线178和辅助连接构件179。尽管未在图3中示出,但是如参考图1所述,第二数据层可通过形成在第二层间绝缘层162中的开口81和83电连接到设置在底部处的第一数据层。

详细地,上部电压供给线178可通过形成在第二层间绝缘层162中的开口81连接到下部电压供给线172,以防止下部电压供给线172的电压降。辅助连接构件179可通过形成在第二层间绝缘层162中的开口83连接到第四数据连接构件74。如参考图1所描述的,第四数据连接构件74可通过形成在第一栅极绝缘层141、第二栅极绝缘层142和第一层间绝缘层161的至少一部分中的开口60连接到设置在底部处的半导体层130,特别是连接到发射控制晶体管t6的第二电极d6。因此,辅助连接构件179可在底部处连接到半导体层130,特别是连接到发射控制晶体管t6的第二电极d6。

提供了用于提供平坦化顶表面的钝化层180。也被称为平坦化膜的钝化层180可包括有机绝缘材料。

像素电极(未示出)设置在钝化层180上。像素电极通过形成在钝化层180中的开口85(参照图1)连接到辅助连接构件179。分隔壁(未示出)设置在钝化层180和像素电极上。与像素电极重叠的开口部限定在分隔壁中,并且有机发射层设置在开口部上。公共电极(未示出)设置在有机发射层和分隔壁上。像素电极、有机发射层和公共电极构成oled。

在示例性实施方式中,像素电极可为作为空穴注入电极的阳极,并且公共电极可为作为电子注入电极的阴极。相反,在其它示例性实施方式中,像素电极可为阴极,并且公共电极可为阳极。当空穴和电子从像素电极和公共电极注入到有机发射层中时,作为注入的空穴与电子的组合物的激子从激发态跃迁至基态。

现在将参考图4和图5对oled显示器的示例性实施方式进行描述。

图4示出了oled显示器的像素的示例性实施方式的等效电路图,并且图5示出了施加到oled显示器的像素的信号的示例性实施方式的时序图。在下文中,与示例性实施方式中描述的那些配置相同的配置将使用相同的附图标记,并且与示例性实施方式中描述的内容相同的内容将被省略。

参照图4,oled显示器的一个像素的示例性实施方式包括多个信号线151、152、153、158、127、128和171、与多个信号线151、152、153、158、127、128和171连接的多个晶体管t1、t2、t3(参照图3)、t4、t5、t6和t7、存储电容器cst、电压供给线172和178以及oled。

多个信号线151、152、153、158、127、128和171分别施加扫描信号sn、前一扫描信号sn-1、旁路信号gb、发射控制信号em和初始化电压vint,并且包括在行方向上布置的扫描线151、前一扫描线152、发射控制线153、旁路控制线158和初始化电压线127和128。多个信号线151、152、153、158、127、128和171还可包括横穿扫描线151、前一扫描线152、发射控制线153、旁路控制线158和初始化电压线127和128并且将数据信号dm施加到像素的数据线171。电压供给线172和178可横穿扫描线151、前一扫描线152、发射控制线153、旁路控制线158和初始化电压线127和128并且将驱动电压elvdd施加到像素。

扫描线151连接到栅极驱动器(未示出),以将扫描信号sn传输到开关晶体管t2和补偿晶体管t3。前一扫描线152连接到栅极驱动器,以将施加到设置在前一位置处的像素的前一扫描信号sn-1传输到初始化晶体管t4。初始化晶体管t4包括串联连接的两个晶体管,因此前一扫描信号sn-1被施加到串联连接并且包括在初始化晶体管t4中的两个晶体管的栅电极。

发射控制线153连接到发射控制器(未示出),并且发射控制线153向操作控制晶体管t5和发射控制晶体管t6传输用于控制oled发光的时间的发射控制信号em。旁路控制线158将旁路信号gb传输到旁路晶体管t7,并且在一些示例性实施方式中,可将与前一扫描信号sn-1或扫描信号sn相同的信号传输到旁路晶体管t7。

数据线171传输由数据驱动器(未示出)产生的数据信号dm,并且由oled发射的光的亮度根据数据信号dm而改变。下部电压供给线172施加驱动电压elvdd。第一初始化电压线127传输初始化电压vint以用于初始化驱动晶体管t1,并且第二初始化电压线128传输初始化电压vint以用于初始化oled的阳极。公共电压线741施加公共电压elvss。施加到下部电压供给线172、初始化电压线127和128以及公共电压线741的电压可分别为恒定电压。

多个晶体管t1、t2、t3、t4、t5、t6和t7可包括驱动晶体管t1、开关晶体管t2、补偿晶体管t3、初始化晶体管t4、操作控制晶体管t5、发射控制晶体管t6和旁路晶体管t7。

现在将对多个晶体管t1、t2、t3、t4、t5、t6和t7进行描述。

首先,驱动晶体管t1对根据施加的数据信号dm而输出的电流进行控制,输出的驱动电流id施加到oled,并且oled的亮度由数据信号dm控制。为此目的,驱动晶体管t1的第一电极s1布置成接收驱动电压elvdd,并且驱动晶体管t1的第一电极s1通过操作控制晶体管t5连接到下部电压供给线172。此外,驱动晶体管t1的第一电极s1连接到开关晶体管t2的第二电极d2以接收数据信号dm。驱动晶体管t1的第二电极d1(即,输出侧上的电极)布置成将电流输出到oled,并且通过发射控制晶体管t6连接到oled的阳极。

驱动晶体管t1的栅电极g1连接到存储电容器cst的一个电极(例如,第一存储电极e1)。驱动晶体管t1的栅电极g1处的电压根据存储在存储电容器cst中的电压而改变,并且由驱动晶体管t1输出的驱动电流id改变。存储电容器cst保持施加到驱动晶体管t1的栅电极g1的电压。

开关晶体管t2将数据信号dm接收到像素中。开关晶体管t2的栅电极g2连接到扫描线151,并且开关晶体管t2的第一电极s2连接到数据线171。开关晶体管t2的第二电极d2连接到驱动晶体管t1的第一电极s1。当开关晶体管t2根据通过扫描线151传输的扫描信号sn而被导通时,通过数据线171传输的数据信号dm传输到驱动晶体管t1的第一电极s1。

补偿晶体管t3和初始化晶体管t4被示出为具有包括串联连接的两个晶体管的配置。此处,串联连接的配置表示两个晶体管t3-1和t3-2的栅电极g3-1和g3-2被连接以接收相同信号并且一个晶体管的输出被施加到另一晶体管的输入的配置。

补偿晶体管t3具有3-1晶体管t3-1和3-2晶体管t3-2被串联连接的配置。3-1晶体管t3-1的栅电极g3-1和3-2晶体管t3-2的栅电极g3-2彼此连接。

补偿晶体管t3将当数据信号dm经过驱动晶体管t1时改变的补偿电压(dm vth的电压)传输到存储电容器cst的第一存储电极e1。补偿晶体管t3包括串联连接的3-1晶体管t3-1和3-2晶体管t3-2。3-1晶体管t3-1的栅电极g3-1和3-2晶体管t3-2的栅电极g3-2连接到扫描线151。3-2晶体管t3-2的第一电极s3-2连接到驱动晶体管t1的第二电极d1,并且3-1晶体管t3-1的第二电极d3-1连接到存储电容器cst的第一存储电极e1和驱动晶体管t1的栅电极g1。

此外,3-1晶体管t3-1的第一电极s3-1和3-2晶体管t3-2的第二电极d3-2在连接部n3处彼此连接。连接部n3可为两个晶体管t3-1和t3-2彼此连接的连接节点。

在将补偿晶体管t3描述为单个晶体管的情况下,3-2晶体管t3-2的第一电极s3-2成为补偿晶体管t3的第一电极s3,而3-1晶体管t3-1的第二电极d3-1成为补偿晶体管t3的第二电极d3。补偿晶体管t3由通过扫描线151接收到的扫描信号sn来导通,以将驱动晶体管t1的栅电极g1与驱动晶体管t1的第二电极d1连接,并且也将驱动晶体管t1的第二电极d1与存储电容器cst的第一存储电极e1连接。在这种情况下,补偿晶体管t3的一部分与数据线171之间产生寄生电容cp。

oled显示器的示例性实施方式还包括屏蔽层m。屏蔽层m与用于连接补偿晶体管t3,特别是用于连接3-1晶体管t3-1和3-2晶体管t3-2的连接部n3重叠。开关晶体管t2的第一电极s2从数据线171接收数据信号dm。屏蔽层m设置成不与开关晶体管t2重叠,从而消除了屏蔽层m与数据线171之间的寄生电容。因此,可减小补偿晶体管t3的一部分与数据线171之间的寄生电容cp,减小数据线171的rc延迟,并因此可改善显示装置的功耗。

初始化晶体管t4初始化驱动晶体管t1的栅电极g1和存储电容器cst的第一存储电极e1。初始化晶体管t4的栅电极g4连接到前一扫描线152,并且初始化晶体管t4的第一电极s4连接到第一初始化电压线127。初始化晶体管t4的第二电极d4通过补偿晶体管t3的第二电极d3连接到存储电容器cst的第一存储电极e1和驱动晶体管t1的栅电极g1。

初始化晶体管t4根据通过前一扫描线152接收到的前一扫描信号sn-1而将初始化电压vint传输到驱动晶体管t1的栅电极g1和存储电容器cst的第一存储电极e1。相应地,驱动晶体管t1的栅电极g1的栅极电压和存储电容器cst被初始化。初始化电压vint可为具有低值并且使驱动晶体管t1导通的电压。

初始化晶体管t4具有包括串联连接的两个晶体管的配置。初始化晶体管t4串联连接,并且在示例性实施方式中初始化晶体管t4可设置有单个晶体管。

操作控制晶体管t5将驱动电压elvdd传输到驱动晶体管t1。操作控制晶体管t5的栅电极g5连接到发射控制线153,并且操作控制晶体管t5的第一电极s5连接到下部电压供给线172。操作控制晶体管t5的第二电极d5连接到驱动晶体管t1的第一电极s1。

发射控制晶体管t6将由驱动晶体管t1输出的驱动电流id传输到oled。发射控制晶体管t6的栅电极g6连接到发射控制线153,并且发射控制晶体管t6的第一电极s6连接到驱动晶体管t1的第二电极d1。发射控制晶体管t6的第二电极d6连接到oled的阳极。

操作控制晶体管t5和发射控制晶体管t6根据通过发射控制线153接收到的发射控制信号em而被同步地导通,并且当驱动电压elvdd通过操作控制晶体管t5施加到驱动晶体管t1的第一电极s1时,驱动晶体管t1根据驱动晶体管t1的栅电极g1的电压(即,存储电容器cst的第一存储电极e1的电压)来输出驱动电流id。输出的驱动电流id通过发射控制晶体管t6传输到oled。随着电流ioled流向oled,oled发光。

旁路晶体管t7初始化oled的阳极。旁路晶体管t7的栅电极g7连接到旁路控制线158,旁路晶体管t7的第一电极s7连接到oled的阳极,并且旁路晶体管t7的第二电极d7连接到第二初始化电压线128。在示例性实施方式中,当旁路控制线158连接到前一扫描线152时,旁路信号gb可为具有与前一扫描信号sn-1相同时序的信号,并且当旁路控制线158连接到扫描线151时,旁路信号gb可为具有与扫描信号sn相同时序的信号。当旁路晶体管t7由旁路信号gb来导通时,初始化电压vint被施加到待初始化的oled的阳极。

存储电容器cst的第一存储电极e1连接到驱动晶体管t1的栅电极g1、补偿晶体管t3的第二电极d3和初始化晶体管t4的第二电极d4,并且第二存储电极e2连接到下部电压供给线172。其结果,第一存储电极e1确定驱动晶体管t1的栅电极g1处的电压。第一存储电极e1通过补偿晶体管t3的第二电极d3接收数据信号dm,并且通过初始化晶体管t4的第二电极d4接收初始化电压vint。

在示例性实施方式中,一个像素的电路包括七个晶体管t1至t7和一个电容器cst,但是本发明不限于此,并且晶体管和电容器的数量及其组合可以以各种方式修改。

虽未示出,但是oled显示器包括用于显示图像的显示区域,并且像素以各种方式(诸如矩阵形式)排列在显示区域中。

现在将参考图5对oled显示器的一个像素的操作的示例性实施方式进行描述。

参照图5,在初始化部分期间,低电平的前一扫描信号sn-1通过前一扫描线152供给到像素。在接收到低电平的前一扫描信号sn-1后,初始化晶体管t4被导通,以使得初始化电压vint通过初始化晶体管t4施加到驱动晶体管t1的栅电极g1和存储电容器cst的第一存储电极e1。其结果,驱动晶体管t1和存储电容器cst被初始化。初始化电压vint的电压可为低电压,并且驱动晶体管t1可被导通。

初始化部分中的旁路晶体管t7可初始化oled的阳极,并且可防止在驱动晶体管t1不导通的条件下释放的少量电流施加到oled。此处,少量电流是旁路电流ibp(参照图4),并且通过旁路晶体管t7放电到初始化电压vint端。其结果,oled不会释放不需要的光,以使得可更清楚地显示黑灰色并且可改善对比度。在这种情况下,旁路信号gb可为具有与扫描信号sn相同时序的信号,并且在示例性实施方式中,旁路信号gb可为具有与前一扫描信号sn-1相同时序的信号。在其它示例性实施方式中,旁路晶体管t7可被省略。

在数据编程部分期间,通过扫描线151将低电平的扫描信号sn供给到像素。在这种情况下,可供给具有与扫描信号sn相同时序的旁路信号gb。开关晶体管t2和补偿晶体管t3通过低电平的扫描信号sn导通。

当开关晶体管t2被导通时,数据信号dm通过开关晶体管t2施加到驱动晶体管t1的第一电极s1。

在这种情况下,可在用于供给数据信号dm的数据线171与开关晶体管t2或补偿晶体管t3之间形成寄生电容。在oled显示器的示例性实施方式中,屏蔽层m设置为与补偿晶体管t3重叠,特别是与连接部n3重叠,从而减小由数据线171和补偿晶体管t3引起的寄生电容。此外,屏蔽层m设置为不与用于接收数据信号dm的开关晶体管t2重叠,从而消除由数据线171和补偿晶体管t3引起的寄生电容。

相应地,在示例性实施方式中,可在oled显示器中使数据线171的寄生电容最小化,从而最小化数据线171的rc延迟,并且最终在降低功耗的同时改善显示装置的显示品质。

此外,在数据编程部分期间,补偿晶体管t3被导通,并且其结果,驱动晶体管t1的第二电极d1电连接到驱动晶体管t1的栅电极g1和存储电容器cst的第一存储电极e1。驱动晶体管t1的栅电极g1和驱动晶体管t1的第二电极d1被二极管连接。在初始化部分期间,因为低电压(初始化电压vint)被施加到驱动晶体管t1的栅电极g1,因此驱动晶体管t1被导通。其结果,输入到驱动晶体管t1的第一电极s1的数据信号dm经过驱动晶体管t1的沟道,由驱动晶体管t1的第二电极d1输出,穿过补偿晶体管t3,并且被存储在存储电容器cst的第一存储电极e1中。

在这种情况下,施加到第一存储电极e1的电压根据驱动晶体管t1的阈值电压vth而改变,驱动晶体管t1的第一电极s1处的电压为数据信号dm,并且当驱动晶体管t1的栅电极g1处的电压为初始化电压vint时,输出到驱动晶体管t1的第二电极d1的电压可为vgs vth。此处,如上所述,电压vgs是驱动晶体管t1的栅电极g1与驱动晶体管t1的第一电极s1之间的电压差,因此其可具有dm-vint的值。因此,由驱动晶体管t1的第二电极d1输出并存储在第一存储电极e1中的电压可具有dm-vint vth的值。

在发射部分期间,由发射控制线153供给的发射控制信号em具有低电平值,因此操作控制晶体管t5和发射控制晶体管t6被导通。其结果,驱动电压elvdd被施加到驱动晶体管t1的第一电极s1,并且驱动晶体管t1的第二电极d1连接到oled。驱动晶体管t1根据驱动晶体管t1的栅电极g1处的电压与驱动晶体管t1的第一电极s1处的电压(即,驱动电压elvdd)之间的电压差来产生驱动电流id。

关于计算方程式,在使用多晶半导体的p型晶体管的情况下,vth的值可略大于零或为负值。此外, 和-的表述根据电压计算方向而为可改变的。当发射部分结束时,提供初始化部分以从头开始重复相同的操作。

根据电压或电流施加方向,多个晶体管t1、t2、t3、t4、t5、t6和t7的第一电极和第二电极中的一个可为源电极,而其另一个可为漏电极。

此外,在示例性实施方式中,在初始化部分期间,低电平的旁路信号gb可施加到旁路晶体管t7。在接收到低电平的旁路信号gb后,旁路晶体管t7被导通,因此初始化电压vint通过旁路晶体管t7施加到oled的阳极。其结果,oled的阳极被初始化。

虽然已结合目前被认为是实际的示例性实施方式对本发明进行了描述,但是应当理解,本发明不限于所公开的实施方式,而是相反,旨在涵盖包括在所附权利要求书的精神和范围内的各种修改和等同布置。


技术特征:

1.一种有机发光二极管显示器,包括:

衬底;

半导体层,所述半导体层布置在所述衬底上,所述半导体层上设置有晶体管的沟道区、第一区和第二区;

第一信号线和第二信号线,所述第一信号线和所述第二信号线布置在所述半导体层上;

屏蔽层,所述屏蔽层布置在所述第一信号线和所述第二信号线上;

数据线,所述数据线布置在所述屏蔽层上;以及

有机发光二极管,所述有机发光二极管布置在所述数据线上,

其中,所述晶体管包括:

驱动晶体管,所述驱动晶体管将电流施加到所述有机发光二极管,

第二晶体管,所述第二晶体管连接到所述第一信号线和所述数据线,并且将通过所述数据线传输的数据电压传输到所述驱动晶体管的第一电极,以及

第三晶体管,所述第三晶体管包括连接到所述第一信号线的栅电极、连接到所述驱动晶体管的第二电极的第三电极和连接到所述驱动晶体管的栅电极的第四电极,

所述第三晶体管包括在连接部处彼此串联连接的3-1晶体管和3-2晶体管,

所述屏蔽层包括与所述连接部的至少一部分重叠的重叠部,并且不与所述第二晶体管重叠,以及

在平面图中,所述屏蔽层布置成在其间具有间隙的情况下与所述第一信号线和所述第二信号线间隔开。

2.如权利要求1所述的有机发光二极管显示器,其中,所述第二信号线布置在与所述第一信号线相同的层中,

所述屏蔽层包括从所述重叠部延伸的延伸部,以及

所述延伸部与所述第一信号线和所述第二信号线平行地延伸。

3.如权利要求2所述的有机发光二极管显示器,其中,所述屏蔽层接收驱动电压。

4.如权利要求1所述的有机发光二极管显示器,其中,作为所述屏蔽层与所述第一信号线之间的最小距离的第一间隙为1.2微米至1.5微米,以及

作为所述屏蔽层与所述第二信号线之间的最小距离的第二间隙为1.2微米至1.5微米。

5.如权利要求1所述的有机发光二极管显示器,其中,所述第一信号线是传输扫描信号的扫描线,以及

所述第二信号线是传输前一扫描信号的前一扫描线。

6.如权利要求1所述的有机发光二极管显示器,其中,所述连接部布置在所述半导体层被弯曲的部分上。

7.如权利要求3所述的有机发光二极管显示器,还包括:

下部电压供给线,所述下部电压供给线布置在与所述数据线相同的层中并且供给所述驱动电压。

8.如权利要求7所述的有机发光二极管显示器,其中,所述屏蔽层包括从所述延伸部扩展的扩展部,以及

所述扩展部从所述下部电压供给线接收所述驱动电压。

9.如权利要求7所述的有机发光二极管显示器,还包括:

上部电压供给线,所述上部电压供给线布置在所述下部电压供给线上并且供给所述驱动电压。

10.如权利要求9所述的有机发光二极管显示器,其中,所述延伸部与所述上部电压供给线的至少一部分重叠。

技术总结
公开了有机发光二极管(“OLED”)显示器。有机发光二极管显示器包括衬底、位于衬底上的半导体层、位于半导体层上的第一信号线和第二信号线、位于第一信号线和第二信号线上的屏蔽层、位于屏蔽层上的数据线和位于数据线上的OLED,其中,晶体管包括驱动晶体管、连接到第一信号线和数据线的第二晶体管以及包括连接到第一信号线的栅电极、连接到驱动晶体管的第二电极的第三电极和连接到驱动晶体管的栅电极的第四电极的第三晶体管,屏蔽层包括与连接部的至少一部分重叠的重叠部并且不与第二晶体管重叠,并且在平面图中,屏蔽层在其间具有间隙的情况下与第一信号线和第二信号线间隔开。

技术研发人员:罗志洙;文重守;玄采翰;金阳完
受保护的技术使用者:三星显示有限公司
技术研发日:2019.11.27
技术公布日:2020.06.05

转载请注明原文地址: https://bbs.8miu.com/read-46440.html

最新回复(0)