一种功率驱动器件的电时序电路的制作方法

专利2022-06-29  93


本实用新型具体涉及一种功率驱动器件的电时序电路。



背景技术:

为了减小能耗,提高处理器运行速度,多电源供电已然成为一种共识,大功率器件电压高,电流大,控制上电时序防止器件误触发就显得尤为重要,当前市面普遍采用专用集成芯片做时序控制电路,电路复杂,成本高。



技术实现要素:

有鉴于此,本实用新型提供一种功率驱动器件的电时序电路,本实用新型通过延时电路控制上电时序,并在上电期间防止大功率器件产生误触发现象。

本实用新型的技术方案为:

一种功率驱动器件的电时序电路,其特征在于,包括处理器供电电源、大功率器件电源、二极管、第一电容、第一电阻、第二电容、第二电阻、第三电阻、大功率器件;

所述第一电容分别与供电电源、第一电阻的一端连接,所述第一电容分别与供电电源、第二电阻的一端连接,通过此设置,可形成rc延时电路。

所述第二电容的一端与供电电源连接,所述第二电阻的一端与供电电源连接;

所述二极管的一端与处理器供电电源连接,所述二极管的另一端与大功率器件连接;

进一步的,所述第三电阻的两端分别连接大功率器件电源、大功率器件。

进一步的,所述二极管内形成处理器输出控制信号。

进一步的,所述二极管内设有逻辑器件。

进一步的,所述逻辑器件为uc3705逻辑器件。

本实用新型中,power_mcu是处理器的供电电源;mcu_control是处理器输出控制信号,用来控制大功率器件的电源(power_drive)的通断;rl是大功率器件。

当power_mcu上电时,由于rc延时电路的存在,电流会先通过v1支路给电容c2充电,当电容c2充满电后(延时结束);v1正极对地电压达到v2的反向击穿电压使v2导通,进而v3导通使d1的(7脚)为低电平;根据uc3705器件特性(真值表),在处理器上电初始化完成后(延时结束),保持低电平;当mcu_control为低电平时,out信号为低电平,rl不工作;当mcu_control为高电平时,out信号为高电平,rl工作。此时,处理器可准确控制rl的通断。

本实用新型还提供了uc3705的真值表,如下表所示。

本实用新型利用rc延时电路,使处理器在上电时有足够的初始化时间,并通过拉高uc3705逻辑器件的使能引脚,使大功率器件保持确定的通断状态。本实用新型电路结构简单,成本低廉,能够有效防止大功率器件产生误触发现象。

附图说明

图1为本实用新型时序电路的示意图;

符号说明:

power_mcu、处理器供电电源;power_drive、大功率器件电源;二极管、d1;第一电容、c1;第一电阻、r1;第二电容、c2;第二电阻、r2;第三电阻、r3;大功率器件、rl;mcu_control、处理器输出控制信号。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

实施例

一种功率驱动器件的电时序电路,包括处理器供电电源、大功率器件电源、二极管、第一电容、第一电阻、第二电容、第二电阻、第三电阻、大功率器件;

所述第一电容分别与供电电源、第一电阻的一端连接,所述第一电容分别与供电电源、第二电阻的一端连接,通过此设置,可形成rc延时电路。

所述第二电容的一端与供电电源连接,所述第二电阻的一端与供电电源连接;

所述二极管的一端与处理器供电电源连接,所述二极管的另一端与大功率器件连接;

进一步的,所述第三电阻的两端分别连接大功率器件电源、大功率器件。

进一步的,所述二极管内形成处理器输出控制信号。

进一步的,所述二极管内设有逻辑器件。

进一步的,所述逻辑器件为uc3705逻辑器件。

本实用新型中,当power_mcu上电时,由于rc延时电路的存在,电流会先通过v1支路给电容c2充电,当电容c2充满电后(延时结束);v1正极对地电压达到v2的反向击穿电压使v2导通,进而v3导通使d1的(7脚)为低电平;根据uc3705器件特性(真值表),在处理器上电初始化完成后(延时结束),保持低电平;当mcu_control为低电平时,out信号为低电平,rl不工作;当mcu_control为高电平时,out信号为高电平,rl工作。此时,处理器可准确控制rl的通断。

对于本领域技术人员而言,显然本实用新型不限于上述示范性实施例的细节,而且在不背离本实用新型的精神或基本特征的情况下,能够以其他的具体形式实现本实用新型。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本实用新型的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本实用新型内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。

此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。需注意的是,本实用新型中所未详细描述的技术特征,均可以通过任一现有技术实现。


技术特征:

1.一种功率驱动器件的电时序电路,其特征在于,包括处理器供电电源、大功率器件电源、二极管、第一电容、第一电阻、第二电容、第二电阻、第三电阻、大功率器件;

所述第一电容分别与供电电源、第一电阻的一端连接,所述第二电容的一端与供电电源连接,所述第二电阻的一端与供电电源连接;

所述二极管的一端与处理器供电电源连接,所述二极管的另一端与大功率器件连接;

所述第三电阻的两端分别连接大功率器件电源、大功率器件。

2.根据权利要求1所述的功率驱动器件的电时序电路,其特征在于,所述二极管内形成处理器输出控制信号。

3.根据权利要求1或2所述的功率驱动器件的电时序电路,其特征在于,所述二极管内设有逻辑器件。

4.根据权利要求3所述的功率驱动器件的电时序电路,其特征在于,所述逻辑器件为uc3705逻辑器件。

技术总结
本实用新型提供一种功率驱动器件的电时序电路,包括处理器供电电源、大功率器件电源、二极管、第一电容、第一电阻、第二电容、第二电阻、第三电阻、大功率器件;所述第一电容分别与供电电源、第一电阻的一端连接,所述第二电容的一端与供电电源连接,所述第二电阻的一端与供电电源连接;所述二极管的一端与处理器供电电源连接,所述二极管的另一端与大功率器件连接;所述第三电阻的两端分别连接大功率器件电源、大功率器件。本实用新型利用RC延时电路,使处理器在上电时有足够的初始化时间,并通过拉高UC3705逻辑器件的使能引脚,使大功率器件保持确定的通断状态。本实用新型电路结构简单,成本低廉,能够有效防止大功率器件产生误触发现象。

技术研发人员:罗坚;张文发;陈春;肖帅;黄双双
受保护的技术使用者:惠州市金百泽电路科技有限公司;深圳市金百泽电子科技股份有限公司;西安金百泽电路科技有限公司
技术研发日:2019.11.27
技术公布日:2020.06.09

转载请注明原文地址: https://bbs.8miu.com/read-38865.html

最新回复(0)