本发明涉一种电路,具体而言,涉及一种处理器芯片在超级电容放电条件下快速重启的电路。
背景技术:
现有的处理器芯片多数都带有低电压检测复位功能,即使没有该功能的处理器,在电路设计过程中也会为其添加外部电压检测复位电路,但对于许多较复杂的处理器系统电路,处理器芯片和外部关联芯片,如存储器芯片、内存芯片、通信接口芯片等的最低工作电压,或复位电压存在一定的差异,即当系统电压接近,但仍大于处理器复位电压时,外部芯片已经无法正常工作,从而间接导致处理器工作状态异常。由于电路中包含处理器芯片在内的多数芯片处于异常状态,电路整体功耗显著降低,此时,在电路系统所存储电荷放尽前,或系统电压降低到处理器芯片复位电压前,即使电路系统电压恢复到正常水平,由于无法触发处理器的低电压检测复位功能,将导致其仍无法正常工作。
车载电子设备,如行车记录仪、车辆事故数据记录仪、电动汽车远程服务与管理系统终端等设备的电路系统中会用到超级电容,以确保设备在外部供电中断后可以继续工作一段较短的时间。但超级电容的加入,使得上述现象变得尤其显著。当外部供电停止时,超级电容开始放电,以确保电路系统在短时间内可以正常工作。但是,超级电容的放电过程是一个电压逐渐下降的过程。如果处理器在超级电容放电电压低于其复位电压之前进入非正常工作状态,就会使得系统电路的整体功耗大幅下降,进而使得超级电容的放电曲线斜率明显降低,因此需要较长时间电压才能下降到处理器的复位电压阈值,触发处理器复位。在此期间,即使重新恢复外部供电,处理器仍然无法复位重启,进入正常工作状态。
技术实现要素:
本发明的目的是针对现有技术的不足,提供一种处理器芯片在超级电容放电条件下快速重启的电路。
所述电路包括:电压阈值检测电路、电源开关电路以及超级电容,所述电压阈值检测电路与所述电源开关电路连接,所述电压阈值检测电路与所述电源开关电路分别与超级电容连接;
所述电压阈值检测电路包括:基准电压源、运算放大器、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻以及第六电阻,所述运算放大器的正极与所述超级电容连接,所述运算放大器的负极接地连接,所述电源开关电路输出通过所述第三电阻及所述第四电阻与所述运算放大器的正相输入端连接,所述第五电阻一端连接于所述第三电阻与所述第四电阻之间,所述第五电阻的另一端接地连接,所述运算放大器的正向输入端用于接收所述电源开关电路输出的电压信号,所述第一电阻与所述第二电阻一端连接,所述第二电阻另一端与所述第六电阻一端连接,所述第六电阻另一端接地连接,所述基准电压源一端连接与所述第一电阻与所述第二电阻之间,所述基准电压源一端接地连接,所述运算放大器的负向输入端连接于所述第二电阻及所述第六电阻之间,所述运算放大器的负向输入端接收基准电压源的电压信号,所述第二电阻及所述第六电阻用于设定电压阈值检测电路的阈值;
所述电源开关电路包括p沟道增强效应管、n沟道增强效应管、第七电阻以及第八电阻,所述n沟道增强效应管的栅极与通过所述第七电阻与所述运算放大器输出端连接,所述n沟道增强效应管的源极接地连接,所述n沟道增强效应管的漏极通过所述第八电阻与所述超级电容连接,所述p沟道增强效应管的源极与所述超级电容连接,所述p沟道增强效应管的漏极为电源开关电路输出,与处理芯片相连,所述p沟道增强效应管的栅极连接至所述n沟道增强效应管的漏极与所述第八电阻之间。
进一步地,所述电压阈值检测电路中设定的电压阈值高于所述处理芯片重启电压0.1~0.2v。
进一步地,所述基准电压源为tlv341acdbzr。
进一步地,所述运算放大器为opa379a。
进一步地,所述p沟道增强效应管为ao3401。
进一步地,所述n沟道增强效应管为ao3402。
相对于现有技术,本发明所述的电路具有以下显著的优越效果:
1.本发明所述电路通过设置电压阈值检测电路以及电源开关电路实现了超级电容最低放电电压设定。
2.本发明所述电路能够将电路电压快速降至系统电路处理芯片重启电压阈值之下,保证了处理器芯片在复电后能够正常工作。
附图说明
图1为本发明所述电路示意图
附图标记说明:1-电压阈值检测电路,11-基准电压源,12-运算放大器,13-第一电阻,14-第二电阻,15-第三电阻,16-第四电阻,17-第五电阻,18-第六电阻;2-电源开关电路,21-n沟道增强效应管,22-p沟道增强效应管,23-第七电阻,24-第八电阻。
具体实施方式
下面结合说明书附图和具体实施方式对本发明进行进一步的详细描述。
实施例1:
如图1所示,
所述电路包括:电压阈值检测电路1、电源开关电路2以及超级电容(图中未示),所述电压阈值检测电路1与所述电源开关电路2连接,所述电压阈值检测电路1与所述电源开关电路2分别与超级电容连接;
所述电压阈值检测电路1包括:基准电压源11、运算放大器12、第一电阻13、第二电阻14、第三电阻15、第四电阻16、第五电阻17以及第六电阻18,所述运算放大器12的正极与所述超级电容连接,所述运算放大器12的负极接地连接,所述电源开关电路输出通过所述第三电阻15及所述第四电阻16与所述运算放大器12的正相输入端连接,所述第五电阻17一端连接于所述第三电阻15与所述第四电阻16之间,所述第五电阻17的另一端接地连接,所述运算放大器12的正向输入端用于接收所述电源开关电路输出的电压信号,所述第一电阻13与所述第二电阻14一端连接,所述第二电阻14另一端与所述第六电阻18一端连接,所述第六电阻18另一端接地连接,所述基准电压源11一端连接与所述第一电阻13与所述第二电阻14之间,所述基准电压源11另一端接地连接,所述运算放大器12的负向输入端连接于所述第二电阻14及所述第六电阻18之间,所述运算放大器12的负向输入端接收基准电压源11的电压信号,所述第二电阻14及所述第六电阻18用于设定电压阈值检测电路1的阈值;
所述电源开关电路2包括p沟道增强效应管21、n沟道增强效应管22、第七电阻23以及第八电阻24,所述n沟道增强效应管22的栅极与通过所述第七电阻23与所述运算放大器12输出端连接,所述n沟道增强效应管22的源极接地连接,所述n沟道增强效应管22的漏极通过所述第八电阻24与所述超级电容连接,所述p沟道增强效应管21的源极与所述超级电容连接,所述p沟道增强效应管21的漏极为电源开关电路2输出,与处理芯片(图中未示)相连,所述p沟道增强效应管21的栅极连接至所述n沟道增强效应管22的漏极与所述第八电阻24之间。
进一步地,所述电压阈值检测电路1中设定的电压阈值高于所述处理芯片重启电压0.1~0.2v。
进一步地,所述基准电压源11为tlv341acdbzr。
进一步地,所述运算放大器12为opa379a。
进一步地,所述p沟道增强效应管21为ao3401。
进一步地,所述n沟道增强效应管22为ao3402。
工作原理:
断电时,超级电容对系统电路放电,在超级电容放电过程中,超级电容放电回路的电压持续降低,当电源开关电路输出电压通过第三电阻15以及第五电阻17分压后,输入运算放大器12正相输入端的电压高于基准电压通过第二电阻14以及第六电阻18分压后输入负向输入端的电压,运算放大器12输出高电平,p沟道增强效应管21导通,超级电容持续为系统电路供电,当输入运算放大器12正相输入端的电压低于基准电压通过第二电阻14以及第六电阻18分压后输入负向输入端的电压,运算放大器12输出低电平,p沟道增强效应管21关闭,超级电容停止放电,系统电路供电中断,系统电路电压将到零,此时恢复系统电路供电,能够保证处理器芯片快速复位重启正且进入常工作状态。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明权利要求的保护范围之内。
1.一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,包括:电压阈值检测电路、电源开关电路以及超级电容,所述电压阈值检测电路与所述电源开关电路连接,所述电压阈值检测电路与所述电源开关电路分别与超级电容连接;
所述电压阈值检测电路包括:基准电压源、运算放大器、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻以及第六电阻,所述运算放大器的正极与所述超级电容连接,所述运算放大器的负极接地连接,所述电源开关电路输出通过所述第三电阻及所述第四电阻与所述运算放大器的正相输入端连接,所述第五电阻一端连接于所述第三电阻与所述第四电阻之间,所述第五电阻的另一端接地连接,所述运算放大器的正向输入端用于接收所述电源开关电路输出的电压信号,所述第一电阻与所述第二电阻一端连接,所述第二电阻另一端与所述第六电阻一端连接,所述第六电阻另一端接地连接,所述基准电压源一端连接与所述第一电阻与所述第二电阻之间,所述基准电压源一端接地连接,所述运算放大器的负向输入端连接于所述第二电阻及所述第六电阻之间,所述运算放大器的负向输入端接收基准电压源的电压信号,所述第二电阻及所述第六电阻用于设定电压阈值检测电路的阈值;
所述电源开关电路包括p沟道增强效应管、n沟道增强效应管、第七电阻以及第八电阻,所述n沟道增强效应管的栅极与通过所述第七电阻与所述运算放大器输出端连接,所述n沟道增强效应管的源极信号接地,所述n沟道增强效应管的漏极通过所述第八电阻与所述超级电容连接,所述p沟道增强效应管的源极与所述超级电容连接,所述p沟道增强效应管的漏极为电源开关电路输出,与处理芯片相连,所述p沟道增强效应管的栅极连接至所述n沟道增强效应管的漏极与所述第八电阻之间。
2.根据权利要求1所述一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,所述电压阈值检测电路中设定的电压阈值高于所述处理芯片重启电压0.1~0.2v。
3.根据权利要求1所述一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,所述基准电压源为tlv341acdbzr。
4.根据权利要求1所述一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,所述运算放大器为opa379a。
5.根据权利要求1所述一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,所述p沟道增强效应管为ao3401。
6.根据权利要求1所述一种处理器芯片在超级电容放电条件下快速重启的电路,其特征在于,所述n沟道增强效应管为ao3402。
技术总结