电子设备的制作方法

专利2022-06-28  63


本公开涉及用于高级驾驶员辅助系统的图像传感器的领域,并且更具体地,涉及在这种图像传感器中使用虚设或“安全”像素来检测图像传感器的不正常功能的电路和技术。



背景技术:

现代车辆越来越多地配备有高级驾驶员辅助系统(adas)。

adas实现了许多车辆功能,诸如自动照明、自适应巡航控制、自动制动、碰撞警告、接近警告、交通和道路状况警告、与智能手机的连接性、车道保持辅助、盲点监控和自动驾驶模式。除了用于驾驶员舒适性和辅助之外,这些系统还可用于避免碰撞以增加安全性。例如,如果驾驶员未能响应接近警告,则自动制动可以允许车辆自行停止,从而避免潜在的碰撞。自动驾驶可以起作用以使车辆绕过危险,或者如果驾驶员开始偏离车道而将车辆转回其车道中。

adas依赖于来自多个数据源的输入,包括汽车成像、光检测和测距、雷达、图像处理、计算机视觉和车内网络。来自与主要车辆平台分开的诸如其他车辆之类的其他来源(被称为车辆到车辆系统)或者来自诸如蜂窝数据或无线互联网系统之类的基础设施(被称为车辆到基础设施系统)的附加输入是可能的。

许多adas系统的主要传感器是图像传感器。随着adas系统从驾驶员辅助发展到包括上面讨论的自动化和安全功能,车辆的安全操作将越来越依赖于图像传感器和成像系统的可靠性。因此,图像传感器的可靠操作已成为许多现代车辆中的关键安全组成。

因此,开发了iso26262标准,以包括汽车安全完整性等级(asil)风险分类方案。asil等级范围从最低的asil-a(最低)到asil-d(最高)。asil等级由三个因素决定,即故障的严重程度、故障发生的概率以及对故障控制效果的能力。

诸如图像传感器之类的半导体器件中的故障可能由多种原因引起,包括宇宙辐射、电迁移、早期死亡以及许多其他原因。由于图像传感器在adas系统中的操作的重要性,因此期望尽可能快且尽可能准确地检测图像传感器在adas系统中的操作中的故障。



技术实现要素:

本实用新型的目的在于克服现有技术中的上述缺陷。

一个方面涉及一种电子设备,其特征在于,包括:图像像素阵列,图像像素阵列具有耦合到控制线的输入和耦合到输出线的输出;至少一个虚设像素阵列,至少一个虚设像素阵列具有的输入耦合到控制线;其中,至少一个虚设像素阵列中的每个虚设像素被配置为在至少一个控制线没有故障的情况下或者在至少一个输出线没有故障的情况下提供特定输出信号,使得由至少一个虚设像素阵列的一个或多个虚设像素对特定输出信号的输出的缺少指示故障。

在一个实施例中,图像像素阵列的每个像素包括至少一个光电二极管,图像像素阵列的每个像素被配置为根据入射在至少一个光电二极管上的光来在其输出处生成输出电压;并且其中,至少一个虚设像素阵列的每个像素包括接收不同参考电压的输入,不同参考电压最终导致像素在没有故障的情况下提供特定输出信号。

在一个实施例中,电子设备还包括:分压器,分压器耦合在第一参考电压和第二参考电压之间,并产生由至少一个虚设像素阵列的每个像素作为输入接收的不同参考电压。

在一个实施例中,电子设备还包括耦合在上参考电压与下参考电压之间的分压器,其中在分压器的不同抽头处产生每个不同参考电压。

在一个实施例中,电子设备还包括控制电路,控制电路耦合到输出线以接收来自图像像素阵列的输出信号和来自至少一个虚设像素阵列的特定输出信号,控制电路被配置为确定特定输出信号是否未由至少一个虚设像素阵列的一个或多个虚设像素输出。

在一个实施例中,控制电路被配置为基于确定特定输出信号未由至少一个虚设像素阵列中的一个或多个虚设像素输出而生成错误标记。

在一个实施例中,控制电路生成错误标记导致自适应驾驶员辅助系统的操作的改变。

在一个实施例中,至少一个虚设像素阵列包括围绕图像像素阵列的周边的第一相对侧和第二相对侧布置的第一虚设像素列阵列和第二虚设像素列阵列。

在一个实施例中,至少一个虚设像素阵列还包括位于图像像素阵列的周边的第三侧附近的第一虚设像素行阵列和第二虚设像素行阵列。

在一个实施例中,第一虚设像素列阵列耦合到控制线中的一些控制线,并且第二虚设像素列阵列耦合到控制线中的其他控制线。

在一个实施例中,第一虚设像素行阵列耦合到输出线中的一些输出线,并且第二虚设像素行阵列耦合到输出线中的其他输出线。

在一个实施例中,图像像素阵列的每个像素包括至少一个光电二极管,图像像素阵列的每个像素被配置为根据入射在至少一个光电二极管上的光而在其输出处生成输出电压;并且至少一个虚设像素阵列的每个像素包括接收不同参考电压的输入,响应于接收到不同参考电压,至少一个虚设像素阵列的像素在至少一个控制线没有故障的情况下或在至少一个输出线没有故障的情况下提供特定输出信号;其中,第一虚设像素列阵列从顶部到底部以降序接收不同参考电压,使得最高参考电压由第一虚设像素列阵列的顶部虚设像素接收并且使得最低参考电压由第一虚设像素列阵列的底部虚设像素接收。

在一个实施例中,第二虚设像素列阵列的每个奇数像素,从顶部到底部,以降序接收不同参考电压,使得最高参考电压由第一虚设像素列阵列的顶部奇数虚设像素接收,并且使得最低参考电压由第一虚设像素列阵列的底部奇虚设像素接收;并且其中,第二虚设像素列阵列的每个偶数像素从顶部到底部以升序接收不同参考电压,使得最高参考电压由第二虚设像素列阵列的底部偶数虚设像素接收,并且使得最低参考电压由第二虚设像素列阵列的顶部偶数虚设像素接收。

另一方面涉及一种电子设备,其特征在于,包括:分压器,分压器耦合在第一供电节点和第二供电节点之间;电压发生器电路,电压发生器电路被配置为响应于选择信号而生成到第一供电节点和第二供电节点的第一电源电压和第二电源电压;图像像素,图像像素具有耦合到光电二极管端子的输入节点;和测试像素,测试像素具有耦合到分压器的抽头节点的输入节点。

在一个实施例中,图像像素包括图像像素阵列,并且其中,测试像素包括测试像素阵列,测试像素阵列的每个不同测试像素的输入节点耦合到分压器的不同抽头节点。

又一方面涉及一种电子设备,其特征在于,包括:分压器,分压器耦合在上参考电压和下参考电压之间并且在它们之间具有多个抽头,每个抽头产生不同参考电压;多个虚设像素,每个虚设像素包括:转移栅极晶体管,转移栅极晶体具有耦合到浮置扩散节点的漏极、源极和耦合到第一栅极信号线的栅极;传输栅极,传输栅极耦合在多个抽头中的一个抽头和转移栅极晶体管的源极之间;浮置扩散电容器,耦合在浮置扩散节点和地之间;nmos晶体管,nmos晶体管具有耦合到浮置扩散节点的源极、漏极和耦合到第二栅极信号线的栅极;复位晶体管,复位晶体管具有耦合到上参考电压的漏极、耦合到nmos晶体管的漏极的源极、以及耦合到复位信号线的栅极;源极跟随器,源极跟随器耦合到浮置扩散节点,并被配置为将浮置扩散节点上的电压复制到源极跟随器输出;和读出晶体管,读出晶体管具有耦合到源极跟随器输出的漏极、耦合到读取输出的源极和耦合到读取信号线的栅极;多个图像像素,每个图像像素包括:光电二极管,光电二极管具有耦合到地的阳极和阴极;转移栅极晶体管,转移栅极晶体管具有耦合到浮置扩散节点的漏极、耦合到光电二极管的阴极的源极和耦合到第一栅极信号线的栅极;浮置扩散电容器,耦合在浮置扩散节点和地之间;nmos晶体管,nmos晶体管具有耦合到浮置扩散节点的源极、漏极和耦合到第二栅极信号线的栅极;复位晶体管,复位晶体管具有耦合到上参考电压的漏极、耦合到nmos晶体管的漏极的源极、以及耦合到复位信号线的栅极;源极跟随器,源极跟随器耦合到浮置扩散节点,并被配置为将浮置扩散节点上的电压复制到源极跟随器输出;和读出晶体管,读出晶体管具有耦合到源极跟随器输出的漏极、耦合到读取输出的源极和耦合到读取信号线的栅极;以及数模转换器,数模转换器耦合到读取信号线。

在一个实施例中,分压器包括:第一电压调节器,在第一调节器输出处生成上参考电压;第二电压调节器,在第二调节器输出处生成下参考电压;和多个电阻器,串联耦合在第一调节器输出和第二调节器输出之间,其中多个抽头中的不同抽头位于多个电阻器中的相邻电阻器之间。

在一个实施例中,第一电压调节器包括第一缓冲器,并且其中,第二电压调节器包括第二缓冲器。

在一个实施例中,分压器还包括:第一电流发生器,根据第一电流选择信号生成第二电流;第一电流镜,将第二电流镜像到第一减法节点;第二电流发生器,第二电流发生器根据第二电流选择信号来生成第四电流,并将第四电流提供给第一减法节点;第二电流镜,第二电流镜从第一减法节点接收第一电流并将第一电流镜像到第二减法节点,第一电流表示第四电流和第二电流之间的差值;其中第一缓冲器的输入耦合到第二减法节点;可调电阻,耦合到第二减法节点;和镜像晶体管,镜像晶体管与第一电流镜处于电流镜像关系,并通过可调电阻汲取第二电流;其中,第二缓冲器的输入耦合到可调电阻的抽头;其中,根据增益选择信号调节可调电阻,从而设置在第二缓冲器的输入处的电压。

在一个实施例中,每个图像像素还包括:第二nmos晶体管,第二nmos晶体管具有耦合到上参考电压的漏极、耦合到光电二极管的阴极的源极和耦合到第三栅极线信号的栅极;第三nmos晶体管,第三nmos晶体管具有耦合到第二nmos晶体管的源极的漏极、耦合到第一存储节点的源极和耦合到第四栅极线信号的栅极;第四nmos晶体管,第四nmos晶体管具有耦合到第一存储节点的源极、耦合到复位晶体管的源极的漏极和耦合到第五栅极线信号的栅极;第一存储电容器,第一存储电容器耦合在第一存储节点和地之间;第五nmos晶体管,第五nmos晶体管具有耦合到第二nmos晶体管的源极的漏极、耦合到第二存储节点的源极和耦合到第六栅极线信号的栅极;第六nmos晶体管,第六nmos晶体管具有耦合到复位晶体管的源极的漏极、耦合到第二存储节点的源极和耦合到第七栅极线信号的栅极;以及第二存储电容器,第二存储电容器耦合在第二存储节点和地之间。

在一个实施例中,每个虚设像素还包括:第二nmos晶体管,第二nmos晶体管具有耦合到多个抽头中的一个抽头的漏极、源极和耦合到第三栅极线信号的栅极;第三nmos晶体管,第三nmos晶体管具有耦合到第二nmos晶体管的源极的漏极、耦合到第一存储节点的源极和耦合到第四栅极线信号的栅极;第四nmos晶体管,第四nmos晶体管具有耦合到第一存储节点的源极、耦合到复位晶体管的源极的漏极和耦合到第五栅极线信号的栅极;第一存储电容器,耦合在第一存储节点和地之间;第五nmos晶体管,第五nmos晶体管具有耦合到第二nmos晶体管的源极的漏极,耦合到第二存储节点的源极和耦合到第六栅极线信号的栅极;第六nmos晶体管,第六nmos晶体管具有耦合到复位晶体管的源极的漏极、耦合到第二存储节点的源极和耦合到第七栅极线信号的栅极;第二存储电容器,耦合在第二存储节点和地之间;以及储存电容器,耦合在第二nmos晶体管的源极和地之间。

再一方面涉及一种电子设备,其特征在于,包括:图像像素阵列,耦合到至少一个导电互连线;至少一个虚设像素阵列,耦合到至少一个导电互连线;其中,至少一个虚设像素阵列中的每个虚设像素被配置为在至少一个导电互连线中没有故障的情况下提供特定输出信号,使得由至少一个虚设像素阵列的一个或多个虚设像素对特定输出信号的输出的缺少指示故障。

在一个实施例中,至少一个导电互连线包括至少一个控制线。

在一个实施例中,至少一个导电互连线包括至少一个输出线。

在一个实施例中,至少一个虚设像素阵列中的每个像素包括接收不同参考电压的输入,不同参考电压最终导致像素在没有故障的情况下提供特定输出信号。

在一个实施例中,电子设备还包括:分压器,分压器耦合在第一参考电压和第二参考电压之间,并产生由至少一个虚设像素阵列的每个像素作为输入接收的不同参考电压。

在一个实施例中,电子设备还包括耦合在上参考电压和下参考电压之间的分压器,其中在分压器的不同抽头处产生每个不同参考电压。

在一个实施例中,控制电路被配置为确定特定输出信号是否未由至少一个虚设像素阵列的一个或多个虚设像素输出。

根据本申请的方案,能够尽可能快且准确地检测图像传感器在adas系统中的操作中的故障。

附图说明

图1是根据本公开的高级驾驶员辅助系统(adas)的框图。

图2是图1的adas的有源像素阵列的图。

图3是示出图2的像素阵列的汽车安全完整性(asil)像素之一的结构的示意图。每个这样的asil像素都具有这种结构。

图4是示出在复位阶段期间的图1的asil像素的操作的时序图。

图5是示出在存储电容器充电操作期间的图1的asil像素的操作的时序图。

图6是示出在读出操作期间的图1的asil像素的操作的时序图。

图7是向图3的asil像素供给不同参考电压的分压器的示意图。

图8是示出图1的有源像素阵列的左asil像素列的图,其中可以看到参考电压和左asil像素列的个体asil像素之间的连接,这与由那些个体asil像素所仿真的关联亮度相关。

图9是示出图1的有源像素阵列的右asil像素列的图,其中可以看到参考电压和右asil像素列的个体asil像素之间的连接,这与由那些个体asil像素所仿真的关联亮度相关。

图10是示出图1的有源像素阵列的最上asil像素行的图,其中可以看到参考电压和最上asil像素行的个体asil像素之间的连接,这与由那些个体asil像素所仿真的关联亮度相关。

图11是示出与图像像素阵列15最相邻的、图1的有源像素阵列的asil像素行的图,其中可以看到参考电压和图1的有源像素阵列的asil像素行的个体asil像素之间的连接,其与由那些个体asil像素所仿真的关联亮度相关。

图12是示出图2的像素阵列的像素之一的结构的示意图。

具体实施方式

以下公开内容使得本领域技术人员能够制造和使用本文公开的主题。在不脱离本公开的精神和范围的情况下,本文描述的一般原理可以应用于除了上面详述的实施例和应用之外的实施例和应用。主要标注被用来示出在不同实施例中以不同方式操作的类似结构。括号中的附图标记在附图中用来标注信号。本公开不旨在局限于所示出的实施例,而是旨在与符合本文所公开或建议的原理和特征的最宽范围相一致。

现在参考图1描述高级驾驶员辅助系统(adas)10。高级驾驶员辅助系统10可以被并入到汽车中,诸如小汽车或轻型卡车,或者可以被并入到商用车辆中,诸如8级车辆(有时被称为“半”或“18轮车”)。高级驾驶员辅助系统10包括有源像素阵列12,有源像素阵列12以模拟格式捕获图像数据并以模拟方式将图像数据提供给模拟处理和模数转换块16,模拟处理和模数转换块16在模拟域中对图像数据进行滤波并将图像数据转换为数字域以产生数字图像数据。模拟处理和模数转换块16将数字图像数据传递到处理器25,处理器25根据从控制寄存器18接收的设置,执行期望的数字处理功能,诸如确定并入了高级驾驶员辅助系统10的车辆即将发生碰撞。所有这些数字处理功能都在本公开的范围内。处理器25经由合适的数据接口(诸如并行数据接口或串行数据接口)将其输出信号35直接提供给与高级驾驶员辅助系统10相关联的车辆的其他部件,或者经由数据总线提供给这些部件。

锁相环28提供用于由处理器20使用的时钟信号,并且存储器26为处理器20提供非易失性或易失性数据储存。

现在参考图2给出有源像素阵列12的进一步细节。如图2中所示,有源像素阵列12包括执行图像捕获的图像像素阵列15。图像像素阵列15在相对侧上的边界是一对模拟汽车安全完整性等级(asil)像素列51和52,并且图像像素阵列15在一侧上的边界是一对模拟asil像素行53和54。

在一些情况下,asil像素列51-52和asil像素行53-54的像素具有与图像像素阵列15的像素相同或基本相同的电结构,并共享相同的控制信号线和输出线,但有一点区别。这种区别在于,不是一个或多个光电二极管提供被用来对储存电容器充电的输入电压,或者通过一个或多个光电二极管可以对完全充电(复位)的储存电容器进行放电,而是提供可以被用来给储存电容器充电或者通过其可以对完全充电(复位)的储存电容器进行放电的(一个或多个)分压器。由于分压器的抽头处的电压是已知的,因此对asil像素执行给定操作应产生已知结果。当不产生已知结果时,可以推断出一个或多个控制信号线已经发生故障或者诸如adc16或寻址电路之类的读出电路已经发生故障。因此,可以推断图像像素阵列15的像素的输出不可信,因为图像像素阵列15与asil像素共享完全相同的控制信号线并使用相同的adc16和寻址电路。因此,高级驾驶员辅助系统10可以基于该知识采取适当的动作(例如,停用自动驾驶模式、警告驾驶员碰撞检测或车道偏离警告离线等)。

然而,在其他情况下,asil像素列51-52和asil像素行53-54的像素可以采取不同的形式并且与图像像素阵列15的像素在电气上不同——前提是asil像素列51-52和asil像素行53-54具有已知输出,并且与图像像素阵列15的像素共享相同的控制线和输出线。

asil像素列51包含asil像素51(1)-51(12),而asil像素列52包含asil像素52(1)-52(12)。类似地,asil像素行53包含asil像素53(1)-53(12),而asil像素行54包含asil像素54(1)-54(12)。应当理解,对于十二个像素数量的参考仅是示例性的,并且实际上阵列可以包括任何期望数量的像素。

asil像素列51被描绘为从底部到顶部的参考灰度渐变条(以指示其预期输出),而asil像素列52被描绘为从底部到顶部的两个交叉参考灰度渐变条(以指示其预期输出)。asil像素行53被描绘为从左到右的参考灰度渐变条(以指示其预期输出),而asil像素行54被描绘为从左到右的两个交叉参考灰度渐变条(以指示其预期输出)。这些不同渐变条的目的是允许区分有源像素阵列12的哪一行或哪一列故障。

像素控制块31生成控制信号tgmed、tgshort和tgab,并将这些信号传递到asil像素列51、图像像素15和asil像素列52的每个像素。在这样做时,注意,来自像素控制块33的相同信号线由asil像素列51、图像像素阵列15和asil像素列52共享,使得运行到图像像素阵列15的给定像素的给定信号线中的缺陷将影响不仅是该像素,还影响asil像素列51或asil像素列52的至少一个对应像素。

类似地,像素控制块33生成读出信号read、reset、tglong、txlong、txmed和txshort,并将这些信号传递到asil像素列51、图像像素阵列15和asil像素列52的每个像素。在这样做时,注意,来自像素控制块33的相同读出线由asil像素列51、图像像素15和asil像素列52共享,使得运行到给定像素列图像像素阵列15的给定信号线中的缺陷(或寻址该像素的电路中的缺陷)将不仅影响该像素,而且还影响asil像素列51或asil像素列52的至少一个对应像素。

adc16选择性地耦合到图像像素阵列15、asil像素行53和asil像素行54的每个像素。注意,来自adc16的相同信号线由asil像素行53和asil像素行54共享,使得运行到图像像素15的给定像素的给定信号线中的缺陷将不仅影响该像素,而且还影响asil像素行53或asil像素行54的至少一个对应像素。

asil像素列51-52用作参考像素,并且能够检测在承载像素控制信号tgmed、tgshort、tgab、read、reset、tglong、txlong、txmed、和txshort的任何线路(或生成该像素控制信号的电路)中的缺陷。类似地,模拟asil像素行53-54充当参考像素,并且能够检测将数据传达到adc16、寻址有源像素阵列12或最终到存储器26的任何线路中的缺陷。

asil像素列51-52和asil像素行53-54的每个像素具有相同的结构,其在图3中被示意性地描绘。应当理解,以下结构适用于每个像素51(1)-51(12)、52(1)-52(12)、53(1)-53(12)、54(1)-54(12)。

传输栅极由pmos晶体管mp1、mp2形成,并且耦合在节点von[i]和节点asil_long之间,其中i是分压器60上的输出节点所对应的索引。下面将详细描述这些配对的具体顺序。

pmos晶体管mp1的漏极耦合到节点von[i],其源极耦合到节点asil_long,并且其栅极由复位信号rst偏置。此外,pmos晶体管mp2的漏极也耦合到节点von[i],其源极也耦合到节点asil_long,其栅极由txlong信号偏置。

nmos晶体管mn6的源极耦合到节点asil_long,其漏极耦合到浮置扩散节点fd,并且其栅极由信号tglong偏置。浮置扩散电容器cfd耦合在浮置扩散节点fd和地之间。nmos晶体管mn7的源极耦合到浮置扩散节点fd,其漏极耦合到节点n2,并且其栅极由信号txlong偏置。nmos晶体管mn8的漏极耦合到vtopasil线,其源极耦合到节点n2,并且其栅极由复位信号rst偏置。

nmos晶体管mn9的漏极耦合到vrtsf线,其源极耦合到节点n3,并且其栅极被浮置扩散节点fd偏置(意味着nmos晶体管mn9被配置为源极跟随器)。nmos晶体管mn10的漏极耦合到节点n3,其源极耦合到输出线vx,并且其栅极由读取信号read偏置。

nmos晶体管mn1的源极耦合到节点asil_chop,其漏极耦合到节点n4,并且其栅极由tgab信号偏置。储存电容器cstore耦合在节点n4和地之间。

nmos晶体管mn2的源极耦合到节点n4,其漏极耦合到节点n5,并且其栅极由tgmed信号偏置。存储电容器mem_med耦合在节点n5和地之间。nmos晶体管mn3的源极耦合到节点n5,其漏极耦合到节点n2,并且其栅极由txmed信号偏置。

nmos晶体管mn4的源极耦合到节点n4,其漏极耦合到节点n6,并且其栅极由tgshort信号偏置。存储电容器mem_short耦合在节点n6和地之间。nmos晶体管mn5的漏极耦合到节点n2,其源极耦合到节点n6,并且其栅极由txshort信号偏置。

现在将参考图4至图6的时序图进一步描述图3的asil像素的操作。

在复位阶段中,如图4中所示,使读取信号read、tgmed信号和tgshort信号为无效,而使tgab和txlong信号为有效。在复位阶段中,由于使tgab为有效,储存电容器cstore被充电到vasil<i>。另外,在时间段r1期间复位信号rst的有效和txlong信号的有效用于导通nmos晶体管mn8和mn7,将浮置扩散电容器cfd充电到vtopasil。在时间段r1期间发生的时间段r2期间,使tglong信号为有效,其在asil像素中没有效果。在时间段r3期间,使复位信号rst为无效,并且在时间段r4期间(在时间段r3内),使tglong为有效,其在asil像素中也没有效果。

在时间段r5期间,使复位信号rst为有效。当txshort信号在时间段r6期间(其在时间段r5期间发生)为有效时,nmos晶体管mn5导通,并且由于复位信号rst为有效,这导致储存电容器mem_short充电到vtopasil。

另外,在时间段r5期间,使复位信号rst为有效。当txmed信号在时间段r7期间(其在时间段r5期间发生)为有效时,nmos晶体管mn3导通,并且由于复位信号rst为有效,这导致储存电容器mem_med充电到vtopasil。

这结束了复位阶段。

现在参考图5,在第一阶段中,mem_med和mem_short在一系列电荷转移中被放电到或接近vasil<i>。更详细地,在第一电荷转移时段chrg1期间,tgab信号在时段t1期间为有效,从而导通nmos晶体管mn1并且因此帮助将储存电容器cstore充电到vasil<i>。此后,在时间段t2期间tgmed信号为有效,从而导通nmos晶体管mn2并在存储电容器cstore和存储电容器mem_med之间共享电荷。由于存储电容器mem_med在复位阶段将被充电到vtopasil,并且由于存储电容器cstore将被充电到vasil<i>,所以电荷转移用于将电荷从存储电容器mem_med转移到cstore,并最终通过分压器60将一些电荷放电通过节点von[i]。

在第二电荷转移时段chrg2期间,tgab信号在时段t3期间为有效,从而导通nmos晶体管mn1以帮助将储存电容器cstore再次充电到vasil<i>。此后,在时间段t4期间tgshort信号为有效,从而导通nmos晶体管mn4,导致存储电容器cstore和存储电容器mem_short之间的电荷共享。由于存储电容器mem_short在复位阶段将被充电到vtopasil,并且由于存储电容器cstore将被充电到vasil<i>,所以电荷转移用于将电荷从存储电容器mem_short转移到cstore,并最终通过分压器60将一些电荷释放通过节点von[i]。

在第三电荷转移时段chrg3期间,tgab信号在时段t5期间为有效,从而导通nmos晶体管mn1以再次将储存电容器cstore充电至vasil<i>。此后,tgmed信号在时间段t6期间为有效,从而导通nmos晶体管mn2,并且再次导致如上所述在存储电容器cstore和存储电容器mem_med之间共享电荷。

在第四电荷转移时段chrg4期间,tgab信号在时段t7期间为有效,从而导通nmos晶体管mn1以再次将储存电容器cstore充电至vasil<i>。此后,在时间段t8期间tgshort信号为有效,从而导通nmos晶体管mn4,导致如上所述在存储电容器cstore和存储电容器mem_med之间共享电荷。

在储存电容器cstore和存储电容器mem_med之间共享电荷期间以及在储存电容器cstore和存储电容器mem_short之间共享电荷期间的时间段之间的这种重复被执行足够的次数,使得存储电容器mem_med和mem_short被放电或接近vasil<i>。

现在参见图6,在第二阶段中,按顺序读出vasil<i>、读出mem_med、然后读出mem_short。更详细地,在第一读出时段read1期间,复位信号rst在时段tr1期间为有效,用于使得由pmos晶体管mp1和mp2形成的传输栅极截止,因为txlong信号保持有效。这导通nmos晶体管mn8和mn7,从而导致浮置扩散电容器cfd充电到vtopasil。然后,在时间段tr2期间读取信号read为有效,从而导致nmos晶体管mn10导通,并且处于或接近vtopasil的浮置扩散电容器cfd上的电压经由作为源极跟随器的nmos晶体管mn9而被复制到输出vx。

现在,第二读出时段read2开始。在时间段tr3期间,tglong信号为有效,从而导通nmos晶体管mn6,用于通过分压器60对浮置扩散电容器cfd放电,直到浮置扩散电容器cfd上的电压达到vasil<i>。然后,在时间段tr4期间,读取信号read再次为有效,从而导致在浮置扩散电容器cfd上的电压的输出vx处读出,其处于或接近vasil<i>。

接下来,第三读出时段read3开始。在时间段tr5期间,复位信号rst为有效,从而导致浮置扩散电容器cfd被再充电到vtopasil。然后,在时间段tr6期间,读取信号read为有效,从而最初导致在浮置扩散电容器cfd上的电压的输出vx处的读出,浮置扩散电容器cfd处于或接近vtopasil。然而,时间段tr7在时间段tr6期间开始,并且在时间段tr6期间,txmed信号为有效。这导致nmos晶体管mn3导通,存储电容器mem_med和浮置扩散电容器cfd之间的电荷共享,以及浮置扩散电容器cfd上的所得电压的输出vx处的读出。

在此之后,第四读出时段read4开始。在时间段tr8期间,复位信号rst为有效,从而导通nmos晶体管mn8以将浮置扩散电容器cfd充电到vtopasil。值得注意的是,在时间段tr8期间,时间段tr6尚未结束,因此在时间段tr8期间,在输出vx处读出如在浮置扩散电容器cfd上的vtopasil。接下来,在时间段tr9期间,txshort信号为有效,而时间段tr6继续。这导致存储电容器mem_short和浮置扩散电容器cfd之间的电荷共享,以及浮置扩散电容器cfd上的所得电压的读出。

这结束了asil像素的完整操作循环。新的循环在复位阶段重新开始,然后顺序地继续进入第一阶段和第二阶段。

现在参考图7描述分压器60和电源电路59。分压器60包括在参考电压vasillo和参考电压vtopasil之间串联耦合的十二个电阻器r1-r12。输出节点von[1]-von[12]位于电阻器r1-r12之间。在输出节点von[1]-von[12]处输出输出电压vasil<1>-vasil<12>。

应当理解,可以存在任何数量的这种电阻器r1-r12,以便产生任何所期望数量的输出电压vasil<i>,并且所示的十二个仅仅是为了举例的缘故。例如,可以使用16或32个电阻器。

参考电压vtopasil由单位增益放大器70产生,并且参考电压vasillo由单位增益放大器71产生。

由于放大器70处于单位增益配置中,因此vtopasil信号的生成是放大器70的非反相端子处的电压v1的函数。该电压是通过可调电阻rref的电流i2的函数。

电流镜61由与可选数量的pmos晶体管mp3处于电流镜像关系的pmos晶体管mp4组成。pmos晶体管mp4和mp3的源极耦合到参考电压vdd。电流镜61的输入是被馈送到pmos晶体管mp3的漏极的参考电流irefasil信号,并且电流镜61的输出是电流i2,其从pmos晶体管mp4的漏极流出。

激活的pmos晶体管的数量由iasildj信号来设置。电流镜61的输出是电流i2,其因此由iasildj信号来设置。因此,这里发生的是:iasildj信号设置电流镜61的镜像比,即确定等式i2=α*irefasil中的α。

由其源极耦合到参考电压vss的nmos晶体管mn11和mn12组成的电流镜64在nmos晶体管mn11的漏极处接收电流i2作为输入,并生成电流i2作为从nmos晶体管mn12的漏极到节点n10的输出。所以在这里,镜像比为1。

电流镜62由与可选择数量的pmos晶体管mp6处于电流镜像关系的pmos晶体管mp5组成。pmos晶体管mp6和mp5的源极耦合到参考电压vss。电流镜62的输入是在pmos晶体管mp5的漏极处接收的ibias3u信号,并且由selvtopasil信号设置激活的pmos晶体管mp6的数量。因此,selvtopasil信号设置电流镜62的镜像比,即确定等式i4=α*ibias3u中的α。电流镜62的输出是从晶体管mp6的漏极供应给节点n10的电流i4。因此,节点n10用作减法器,从电流i4中减去电流i2以产生电流i1。

电流镜63由处于电流镜像关系的、其源极耦合到vss的nmos晶体管mn14和mn15组成。nmos晶体管mn14的漏极形成电流镜63的输入并接收电流i1,并且nmos晶体管mn15的漏极形成电流镜63的输出,从节点n11汲取电流i1。这里,镜像比也是1。

由于nmos晶体管mn13与电流镜64的nmos晶体管mn11和mn12处于电流镜像关系,因此通过可调电阻rref汲取电流i2。这设置了节点v1处的电压,因此设置了vtopasi,如上所解释。

selgain用于调节可调电阻rref,从而调节由流过rref的电流i2所产生的在节点n11处的电压v1。电压v1作为第一参考电压vtopasil通过放大器70。因此,可以说selvtopasil设置参考电压vtopasil。

由于电流i2是iasildj信号的函数,并且由于通过可调电阻rref的电流i2最终设置电压v2,而电压v2继而又设置vasillo,因此可以说iasildj设置了参考电压vasillo。

在图8中更详细地示出了图2的asil像素列51。可以看出,asil像素列51的像素51(1)-51(12)分别从分压器60的输出节点von(12)-von(1)接收电压vasil<12>-vasil<1>。由于vasillo是分压器60的低参考电压,所以vasil<1>是作为用于asil像素列51的参考而产生的最低电压,并且因此提供白色虚设输入,如标号51(a)所示。同样,由于vtopasil是分压器60的高参考电压,所以vasil<12>是作为用于asil像素列51的参考而产生的最高电压,并且因此提供黑色虚设输入,如标号51(a)所示。因此,虚设输入形成标号51(a)所示的梯度图案。

在图9中更详细地示出了图2的asil像素列52。这里,可以看出,奇数的asil像素52,即52(1)、52(3)、52(5)、52(7)、52(9)和52(11)分别从节点von[12]、von[10]、von[8]、von[6]、von[4]和von[2]接收电压vasil<12>、vasil<10>、vasil<8>、vasil<6>、vasil<4>和vasil<2>。另外,偶数的asil像素52,即52(2)、52(4)、52(6)、52(8)、52(10)和52(12))分别从节点von[1]、von[3]、von[5]、von[7]、von[9]和von[11]接收电压vasil<1>、vasil<3>、vasil<5>、vasil<7>、vasil<9>和vasil<11>。这导致形成交叉梯度图案的虚设输入,如参考52(a)所示。

在图9中所示的asil像素列52中,示出了分压器60的两个实例,一个从节点von[12]、von[10]、von[8]、von[6]、von[4]和von[2]产生电压vasil<12>、vasil<10>、vasil<8>、vasil<6>、vasil<4>和vasil<2>,另一个从节点von[1]、von[3]、von[5]、von[7]、von[9]和von[11]产生电压vasil<1>、vasil<3>、vasil<5>、vasil<7>、vasil<9>和vasil<11>。这两个所示的多个分压器60之间的差异是参考电压vtopasil和vasillo的反转。虽然如图所示可以使用多个分压器60,但在某些情况下,可以使用单个分压器60并且可以从节点von[1]-von[12]产生电压vasil<1>-vasil<12>。

在图10中更详细地示出了图2的asil像素行53。可以看出,asil像素行53的像素53(1)-53(12)分别从分压器60的节点von(12)-von(1)接收电压vasil<12>-vasil<1>。由于vasillo是分压器60的低参考电压,所以vasil<1>是作为参考产生的最低电压并且因此提供白色虚设输入,如参考53(a)所示。同样,由于vtopasil是分压器60的高参考电压,所以vasil<12>是作为asil像素行53的参考产生的最高电压,并且因此提供黑色虚设输入,如参考53(a)所示。因此,虚设输入形成参考53(a)中所示的梯度图案。

在图11中更详细地示出了图2的asil像素行54。这里,可以看出,偶数的asil像素54,即54(2)、54(4)、54(6)、54(8)、54(10)和54(12)分别从节点von[1]、von[3]、von[5]、von[7]、von[9]和von[11]接收电压vasil<1>、vasil<3>、vasil<5>、vasil<7>、vasil<9>和vasil<11>,而奇数的asil像素54,即54(1)、54(3)、54(5)、54(7)、54(9)和54(11)从节点von[12]、von[10]、von[8]、von[6]、von[4]和von[2]接收电压vasil<12>、vasil<10>、vasil<8>、vasil<6>、vasil<4>、vasil<2>。这导致形成交叉梯度图案的虚设输入,如参考54(a)所示。

在图11中所示的asil像素行54中,示出了分压器60的两个实例,一个从节点von[12]、von[10]、von[8]、von[6]、von[4]和von[2]产生电压vasil<12>、vasil<10>、vasil<8>、vasil<6>、vasil<4>和vasil<2>,另一个从节点von[1]、von[3]、von[5]、von[7]、von[9]和von[11]产生电压vasil<1>、vasil<3>、vasil<5>、vasil<7>、vasil<9>和vasil<11>。这两个所示的多个分压器60之间的差异是参考电压vtopasil和vasillo的反转。虽然如图所示可以使用多个分压器60,但在某些情况下,可以使用单个分压器60,并且可以从节点von[1]-von[12]产生电压vasil<1>-vasil<12>。

如上面参考图2所述,图像像素阵列15的每个像素具有相同的结构,其在图3中被示意性地描绘。现在参考图12描述图2的图像像素阵列15的像素。图像像素15包括光电二极管ppd_small和光电二极管ppd_large,其中光电二极管ppd_large响应于与光电二极管ppd_small相同数量的入射光子而生成更大量的电荷。

nmos晶体管mn1的源极耦合到光电二极管ppd_small的阴极(通过节点n4),光电二极管ppd_small的阳极耦合到地。nmos晶体管mn1的漏极耦合到vrtreset线,并且其栅极由信号tgab偏置。

光电二极管ppd_large的阳极耦合到地,其阴极耦合到nmos晶体管mn6的源极。晶体管mn6的漏极耦合到浮置扩散节点fd,并且晶体管mn6的栅极由信号tglong偏置。浮置扩散电容器cfd耦合在浮置扩散节点fd和地之间。nmos晶体管mn7的源极耦合到浮置扩散节点fd,其漏极耦合到节点n2,并且其栅极由信号txlong偏置。nmos晶体管mn8的漏极耦合到vrtreset线,其源极耦合到节点n2,并且其栅极由复位信号rst偏置。

nmos晶体管mn9是源极跟随器并且其漏极耦合到vrtsf线,其源极耦合到节点n3,并且其栅极由浮置扩散节点fd偏置。nmos晶体管mn10的漏极耦合到节点n3,其源极耦合到输出线vx,并且其栅极被读取信号read偏置。

nmos晶体管mn2的源极耦合到节点n4,其漏极耦合到节点n5,并且其栅极由信号tgmed偏置。存储电容器mem_med耦合在节点n5和地之间。nmos晶体管mn3的源极耦合到节点n5,其漏极耦合到节点n2,并且其栅极由txmed信号偏置。

nmos晶体管mn4的源极通过节点n4耦合到光电二极管ppd_small的阴极,其漏极耦合到节点n6,并且其栅极由信号tgshort偏置。nmos晶体管mn5的源极耦合到节点n6,其漏极耦合到节点n2,并且其栅极由信号txshort偏置。

现在将参考图4至图6的时序图进一步描述操作。在复位阶段中,如图4中所示,读取信号read、tgmed信号和tgshort信号为无效,而tgab和txlong信号为有效。在复位阶段中,复位信号rst在时间段r1期间为有效,从而最初将浮置扩散电容器cfd和小光电二极管ppd_small的阴极充电到vrtreset。在时间段r1期间发生的时间段r2期间,tglong信号被脉冲,从而使得大光电二极管ppd_large的阴极充电到vrtreset。然后,复位信号rst在时间段r1结束时为无效,并且在时间段r3期间,tglong信号再次被脉冲,从而导致电流从浮置扩散电容器cfd通过大光电二极管ppd_large流到地——根据入射在大光电二极管ppd_large上的光子的数量。在时间段r4期间,复位信号rst再次为有效,从而再次将浮置扩散电容器cfd充电到vrtreset。在时间段r4期间发生的时间段r5期间,txshort信号为有效,这导致存储电容器mem_short被充电到vrtreset。在时间r4期间发生的时间r6处,txmed信号为有效,从而导致存储电容器mem_med到vrtreset。复位阶段的净效应是将存储电容器mem_med和mem_short充电到vrtreset,并且将浮置扩散电容器cfd充电到vrtreset,而不是在时间段r3期间通过大光电二极管ppd_large将电荷损失到地。

现在参见图5,在第一阶段中,存储电容器mem_med和mem_short被放电以对根据在一系列电荷转移中入射在小光电二极管ppd_small上的光子数量的值进行充电。更详细地,在第一电荷转移时段chrg1期间,tgab信号在时段t1期间为有效,从而导通nmos晶体管mn1,并且因此将小光电二极管ppd_small的阴极电压复位为vrtreset。此后,在时间段t2期间tgmed信号为有效,从而导通nmos晶体管mn2,导致电流通过小光电二极管ppd_small从存储电容器mem_med流到地——根据入射在小光电二极管ppd_small上的光子数量。

在第二电荷转移时段chrg2期间,tgab信号在时段t3期间为有效,从而导通nmos晶体管mn1以再次将小光电二极管ppd_small的阴极电压复位为vrtreset。此后,tgshort信号在时间段t4期间为有效,从而导通nmos晶体管mn4,导致电流从存储电容器mem_short通过小光电二极管ppd_small流到地——根据入射在小光电二极管ppd_small上的光子数量。

在第三电荷转移时段chrg3期间,tgab信号在时段t5期间为有效,以再次将小光电二极管ppd_small的阴极电压复位为vrtreset。此后,tgmed信号在时间段t6期间为有效,从而导通nmos晶体管mn2,导致电流通过小光电二极管ppd_small从存储电容器mem_med流到地——根据入射在小光电二极管ppd_small上的光子数量。

在第四电荷转移时段chrg4期间,tgab信号在时段t7期间为有效,从而导通nmos晶体管mn1以再次将小光电二极管ppd_small的阴极电压复位到vrtreset。此后,tgshort信号在时间段t8期间为有效,从而导通nmos晶体管mn4,导致电流从存储电容器mem_short通过小光电二极管ppd_small流到地——根据入射在小光电二极管ppd_small上的光子数量。

在小光电二极管ppd_small和存储电容器mem_med之间共享电荷期间以及在小光电二极管ppd_small和存储电容器mem_short之间共享电荷期间的时间段之间的这种重复被执行足够的次数,使得由光电二极管ppd_small提供的亮度和/或色度数据准备好读出。

现在参见图6,在第二阶段中,按顺序读出浮置扩散电容器cfd上的电压、读出存储电容器mem_med,然后读出存储电容器mem_short。更详细地,在第一读出时段read1期间,复位信号rst在时段tr1期间为有效,从而用于导通nmos晶体管mn8和mn7,导致浮置扩散电容器cfd充电到vrtreset。然后,在时间段tr2期间读取信号read为有效,从而导致nmos晶体管mn10导通,并且处于或接近vrtreset的浮置扩散电容器cfd上的电压经由作为源极跟随器的nmos晶体管mn9而被复制到输出vx。

现在,第二读出时段read2开始。在时间段tr3期间,tglong信号为有效,从而导通nmos晶体管mn6,用于通过大光电二极管ppd_large对浮置扩散电容器cfd放电——根据入射在大光电二极管ppd_large上的光子数量。然后,在时间段tr4期间,读取信号read再次为有效,从而导致在浮置扩散电容器cfd上的电压的输出vx处的读出。

在时间段tr5期间,复位信号rst为有效,从而导致将浮置扩散电容器cfd再充电到vrtreset。接下来,第三读出时段read3开始。然后,在时间段tr6期间,读取信号read为有效,从而最初导致处于或接近vrtreset的在浮置扩散电容器cfd上的电压的输出vx处的读出。然而,时间段tr7在时间段tr6期间开始,并且在时间段tr6期间,txmed信号为有效。这导致nmos晶体管mn3导通、存储电容器mem_med和浮置扩散电容器cfd之间的电荷共享、以及浮置扩散电容器cfd上的所得电压的输出vx处的读出。

此后,第四读出时段read4开始。在时间段tr8期间,复位信号rst为有效,从而导通nmos晶体管mn8以将浮置扩散电容器cfd充电到vrtreset。值得注意的是,在时间段tr8期间,时间段tr6尚未结束,因此在时间段tr8期间,在输出vx处读出如浮置扩散电容器cfd上的vrtreset。接下来,在时间段tr9期间,txshort信号为有效,而时间段tr6继续。这导致存储电容器mem_short和浮置扩散电容器cfd之间的电荷共享、以及浮置扩散电容器cfd上的所得电压的读出。

这结束了图像像素15的完整操作循环。新的循环在复位阶段重新开始。

虽然已经关于有限数量的实施例描述了本公开,但是受益于本公开的本领域技术人员将理解,可以设想不脱离本文所公开的本公开的范围的其他实施例。因此,本公开的范围应仅受所附权利要求的限制。


技术特征:

1.一种电子设备,其特征在于,包括:

图像像素阵列,所述图像像素阵列具有耦合到控制线的输入和耦合到输出线的输出;

至少一个虚设像素阵列,所述至少一个虚设像素阵列具有的输入耦合到所述控制线;

其中,所述至少一个虚设像素阵列中的每个虚设像素被配置为在至少一个所述控制线没有故障的情况下或者在至少一个所述输出线没有故障的情况下提供特定输出信号,使得由所述至少一个虚设像素阵列的一个或多个所述虚设像素对所述特定输出信号的输出的缺少指示所述故障。

2.根据权利要求1所述的电子设备,其特征在于,所述图像像素阵列的每个像素包括至少一个光电二极管,所述图像像素阵列的每个像素被配置为根据入射在所述至少一个光电二极管上的光来在其输出处生成输出电压;并且其中,所述至少一个虚设像素阵列的每个像素包括接收不同参考电压的输入,所述不同参考电压最终导致像素在没有所述故障的情况下提供所述特定输出信号。

3.根据权利要求2所述的电子设备,其特征在于,还包括:分压器,所述分压器耦合在第一参考电压和第二参考电压之间,并产生由所述至少一个虚设像素阵列的每个像素作为输入接收的所述不同参考电压。

4.根据权利要求2所述的电子设备,其特征在于,还包括耦合在上参考电压与下参考电压之间的分压器,其中在所述分压器的不同抽头处产生每个不同参考电压。

5.根据权利要求1所述的电子设备,其特征在于,还包括控制电路,所述控制电路耦合到所述输出线以接收来自所述图像像素阵列的输出信号和来自所述至少一个虚设像素阵列的所述特定输出信号,所述控制电路被配置为确定所述特定输出信号是否未由所述至少一个虚设像素阵列的一个或多个虚设像素输出。

6.根据权利要求5所述的电子设备,其特征在于,所述控制电路被配置为基于确定所述特定输出信号未由所述至少一个虚设像素阵列中的一个或多个虚设像素输出而生成错误标记。

7.根据权利要求6所述的电子设备,其特征在于,所述控制电路生成所述错误标记导致自适应驾驶员辅助系统的操作的改变。

8.根据权利要求1所述的电子设备,其特征在于,所述至少一个虚设像素阵列包括围绕所述图像像素阵列的周边的第一相对侧和第二相对侧布置的第一虚设像素列阵列和第二虚设像素列阵列。

9.根据权利要求8所述的电子设备,其特征在于,所述至少一个虚设像素阵列还包括位于所述图像像素阵列的周边的第三侧附近的第一虚设像素行阵列和第二虚设像素行阵列。

10.根据权利要求9所述的电子设备,其特征在于,所述第一虚设像素列阵列耦合到所述控制线中的一些控制线,并且所述第二虚设像素列阵列耦合到所述控制线中的其他控制线。

11.根据权利要求10所述的电子设备,其特征在于,所述第一虚设像素行阵列耦合到所述输出线中的一些输出线,并且所述第二虚设像素行阵列耦合到所述输出线中的其他输出线。

12.根据权利要求10所述的电子设备,其特征在于,所述图像像素阵列的每个像素包括至少一个光电二极管,所述图像像素阵列的每个像素被配置为根据入射在所述至少一个光电二极管上的光而在其输出处生成输出电压;并且所述至少一个虚设像素阵列的每个像素包括接收不同参考电压的输入,响应于接收到所述不同参考电压,所述至少一个虚设像素阵列的所述像素在至少一个所述控制线没有故障的情况下或在至少一个所述输出线没有故障的情况下提供所述特定输出信号;其中,所述第一虚设像素列阵列从顶部到底部以降序接收所述不同参考电压,使得最高参考电压由所述第一虚设像素列阵列的顶部虚设像素接收并且使得最低参考电压由所述第一虚设像素列阵列的底部虚设像素接收。

13.根据权利要求10所述的电子设备,其特征在于,所述第二虚设像素列阵列的每个奇数像素,从顶部到底部,以降序接收不同参考电压,使得最高参考电压由所述第一虚设像素列阵列的顶部奇数虚设像素接收,并且使得最低参考电压由所述第一虚设像素列阵列的底部奇虚设像素接收;并且其中,所述第二虚设像素列阵列的每个偶数像素从顶部到底部以升序接收所述不同参考电压,使得最高参考电压由所述第二虚设像素列阵列的底部偶数虚设像素接收,并且使得最低参考电压由所述第二虚设像素列阵列的顶部偶数虚设像素接收。

14.一种电子设备,其特征在于,包括:

分压器,所述分压器耦合在第一供电节点和第二供电节点之间;

电压发生器电路,所述电压发生器电路被配置为响应于选择信号而生成到所述第一供电节点和所述第二供电节点的第一电源电压和第二电源电压;

图像像素,所述图像像素具有耦合到光电二极管端子的输入节点;和

测试像素,所述测试像素具有耦合到所述分压器的抽头节点的输入节点。

15.根据权利要求14所述的电子设备,其特征在于,所述图像像素包括图像像素阵列,并且其中,所述测试像素包括测试像素阵列,所述测试像素阵列的每个不同测试像素的所述输入节点耦合到所述分压器的不同抽头节点。

16.一种电子设备,其特征在于,包括:

分压器,所述分压器耦合在上参考电压和下参考电压之间并且在它们之间具有多个抽头,每个抽头产生不同参考电压;

多个虚设像素,每个虚设像素包括:

转移栅极晶体管,所述转移栅极晶体具有耦合到浮置扩散节点的漏极、源极和耦合到第一栅极信号线的栅极;

传输栅极,所述传输栅极耦合在所述多个抽头中的一个抽头和所述转移栅极晶体管的所述源极之间;

浮置扩散电容器,耦合在所述浮置扩散节点和地之间;

nmos晶体管,所述nmos晶体管具有耦合到所述浮置扩散节点的源极、漏极和耦合到第二栅极信号线的栅极;

复位晶体管,所述复位晶体管具有耦合到所述上参考电压的漏极、耦合到所述nmos晶体管的所述漏极的源极、以及耦合到复位信号线的栅极;

源极跟随器,所述源极跟随器耦合到所述浮置扩散节点,并被配置为将所述浮置扩散节点上的电压复制到源极跟随器输出;和

读出晶体管,所述读出晶体管具有耦合到所述源极跟随器输出的漏极、耦合到读取输出的源极和耦合到读取信号线的栅极;

多个图像像素,每个图像像素包括:

光电二极管,所述光电二极管具有耦合到地的阳极和阴极;

转移栅极晶体管,所述转移栅极晶体管具有耦合到浮置扩散节点的漏极、耦合到所述光电二极管的所述阴极的源极和耦合到所述第一栅极信号线的栅极;

浮置扩散电容器,耦合在所述浮置扩散节点和地之间;

nmos晶体管,所述nmos晶体管具有耦合到所述浮置扩散节点的源极、漏极和耦合到所述第二栅极信号线的栅极;

复位晶体管,所述复位晶体管具有耦合到所述上参考电压的漏极、耦合到所述nmos晶体管的所述漏极的源极、以及耦合到所述复位信号线的栅极;

源极跟随器,所述源极跟随器耦合到所述浮置扩散节点,并被配置为将所述浮置扩散节点上的电压复制到所述源极跟随器输出;和

读出晶体管,所述读出晶体管具有耦合到所述源极跟随器输出的漏极、耦合到读取输出的源极和耦合到所述读取信号线的栅极;以及

数模转换器,所述数模转换器耦合到所述读取信号线。

17.根据权利要求16所述的电子设备,其特征在于,所述分压器包括:

第一电压调节器,在第一调节器输出处生成所述上参考电压;

第二电压调节器,在第二调节器输出处生成所述下参考电压;和

多个电阻器,串联耦合在所述第一调节器输出和所述第二调节器输出之间,其中所述多个抽头中的不同抽头位于所述多个电阻器中的相邻电阻器之间。

18.根据权利要求17所述的电子设备,其特征在于,所述第一电压调节器包括第一缓冲器,并且其中,所述第二电压调节器包括第二缓冲器。

19.根据权利要求18所述的电子设备,其特征在于,所述分压器还包括:

第一电流发生器,根据第一电流选择信号生成第二电流;

第一电流镜,将所述第二电流镜像到第一减法节点;

第二电流发生器,所述第二电流发生器根据第二电流选择信号来生成第四电流,并将所述第四电流提供给所述第一减法节点;

第二电流镜,所述第二电流镜从所述第一减法节点接收第一电流并将所述第一电流镜像到第二减法节点,所述第一电流表示所述第四电流和所述第二电流之间的差值;

其中所述第一缓冲器的输入耦合到所述第二减法节点;

可调电阻,耦合到所述第二减法节点;和

镜像晶体管,所述镜像晶体管与所述第一电流镜处于电流镜像关系,并通过所述可调电阻汲取所述第二电流;

其中,所述第二缓冲器的输入耦合到所述可调电阻的抽头;

其中,根据增益选择信号调节所述可调电阻,从而设置在所述第二缓冲器的所述输入处的电压。

20.根据权利要求16所述的电子设备,其特征在于,每个图像像素还包括:

第二nmos晶体管,所述第二nmos晶体管具有耦合到所述上参考电压的漏极、耦合到所述光电二极管的所述阴极的源极和耦合到第三栅极线信号的栅极;

第三nmos晶体管,所述第三nmos晶体管具有耦合到所述第二nmos晶体管的所述源极的漏极、耦合到第一存储节点的源极和耦合到第四栅极线信号的栅极;

第四nmos晶体管,所述第四nmos晶体管具有耦合到所述第一存储节点的源极、耦合到所述复位晶体管的所述源极的漏极和耦合到第五栅极线信号的栅极;

第一存储电容器,所述第一存储电容器耦合在所述第一存储节点和地之间;

第五nmos晶体管,所述第五nmos晶体管具有耦合到所述第二nmos晶体管的所述源极的漏极、耦合到第二存储节点的源极和耦合到第六栅极线信号的栅极;

第六nmos晶体管,所述第六nmos晶体管具有耦合到所述复位晶体管的所述源极的漏极、耦合到所述第二存储节点的源极和耦合到第七栅极线信号的栅极;以及

第二存储电容器,所述第二存储电容器耦合在所述第二存储节点和地之间。

21.根据权利要求16所述的电子设备,其特征在于,每个虚设像素还包括:

第二nmos晶体管,所述第二nmos晶体管具有耦合到所述多个抽头中的所述一个抽头的漏极、源极和耦合到第三栅极线信号的栅极;

第三nmos晶体管,所述第三nmos晶体管具有耦合到所述第二nmos晶体管的所述源极的漏极、耦合到第一存储节点的源极和耦合到第四栅极线信号的栅极;

第四nmos晶体管,所述第四nmos晶体管具有耦合到所述第一存储节点的源极、耦合到所述复位晶体管的所述源极的漏极和耦合到第五栅极线信号的栅极;

第一存储电容器,耦合在所述第一存储节点和地之间;

第五nmos晶体管,所述第五nmos晶体管具有耦合到所述第二nmos晶体管的所述源极的漏极,耦合到第二存储节点的源极和耦合到第六栅极线信号的栅极;

第六nmos晶体管,所述第六nmos晶体管具有耦合到所述复位晶体管的所述源极的漏极、耦合到所述第二存储节点的源极和耦合到第七栅极线信号的栅极;

第二存储电容器,耦合在所述第二存储节点和地之间;以及

储存电容器,耦合在所述第二nmos晶体管的所述源极和地之间。

22.一种电子设备,其特征在于,包括:

图像像素阵列,耦合到至少一个导电互连线;

至少一个虚设像素阵列,耦合到所述至少一个导电互连线;

其中,所述至少一个虚设像素阵列中的每个虚设像素被配置为在所述至少一个导电互连线中没有故障的情况下提供特定输出信号,使得由所述至少一个虚设像素阵列的一个或多个所述虚设像素对所述特定输出信号的输出的缺少指示所述故障。

23.根据权利要求22所述的电子设备,其特征在于,所述至少一个导电互连线包括至少一个控制线。

24.根据权利要求22所述的电子设备,其特征在于,所述至少一个导电互连线包括至少一个输出线。

25.根据权利要求22所述的电子设备,其特征在于,所述至少一个虚设像素阵列中的每个像素包括接收不同参考电压的输入,所述不同参考电压最终导致所述像素在没有所述故障的情况下提供所述特定输出信号。

26.根据权利要求25所述的电子设备,其特征在于,还包括:分压器,所述分压器耦合在第一参考电压和第二参考电压之间,并产生由所述至少一个虚设像素阵列的每个像素作为输入接收的所述不同参考电压。

27.根据权利要求25所述的电子设备,其特征在于,还包括耦合在上参考电压和下参考电压之间的分压器,其中在所述分压器的不同抽头处产生每个不同参考电压。

28.根据权利要求25所述的电子设备,其特征在于,控制电路被配置为确定所述特定输出信号是否未由所述至少一个虚设像素阵列的一个或多个虚设像素输出。

技术总结
一种电子设备,包括图像像素阵列,其中图像像素阵列具有耦合到控制线的输入和耦合到输出线的输出,以及至少一个虚设像素阵列,其中至少一个虚设像素阵列具有耦合到控制线的输入。至少一个虚设像素阵列中的每个虚设像素被配置为在至少一个控制线没有故障的情况下或者在至少一个输出线没有故障的情况下提供特定输出信号,使得由至少一个虚设像素阵列的一个或多个虚设像素对特定输出信号的输出的缺少指示故障。根据本申请的方案,能够尽可能快且准确地检测图像传感器在ADAS系统中的操作中的故障。

技术研发人员:L·蔡;J·R·杜伊;T·鲁勒;M·西文
受保护的技术使用者:意法半导体(格勒诺布尔2)公司;意法半导体亚太私人有限公司
技术研发日:2019.07.04
技术公布日:2020.06.09

转载请注明原文地址: https://bbs.8miu.com/read-3267.html

最新回复(0)