本发明属于功率半导体技术领域,具体提供一种具有低导通压降、小器件尺寸、良好开关速度,同时完全消除电压折回现象的rc-ligbt器件。
背景技术:
电力电子系统的小型化、集成化是功率半导体器件的一个重要研究方向。智能功率集成电路(smartpowerintegratedcircuit,spic)或高压集成电路(highvoltageintegratedcircuit,hvic)将保护、控制、检测、驱动等低压电路和高压功率器件集成在同一个芯片上,这样不仅缩小了系统体积,提高了系统可靠性;同时,在较高频率的工作场合,由于系统引线电感的减少,对于缓冲和保护电路而言,能够显著降低其要求。
逆导型横向绝缘双极晶体管(reverseconductinglateralinsulated-gatebipolartransistor,rc-ligbt)是spic或hvic的核心功率器件之一,由于其具有的高可集成度,低导通压降等优点而被广泛应用。基于绝缘体上硅技术(silicononinsulator,soi)的rc-ligbt器件由于其良好的隔离特性而更是被广泛使用。然而,传统的rc-ligbt器件在正向导通时,当阳极正向电压较小时,阳极的pn结未导通,器件工作在mos模式;当阳极电压持续增加时,阳极pn结导通,空穴注入使得器件工作模式转换为igbt模式,便会发生电压折回现象,严重影响器件的可靠性;所以,如何消除电压折回现象,是设计rc-ligbt器件的关键之一。除此之外,作为双极功率器件,漂移区中大量的非平衡载流子的存在增强了漂移区电导调制效应的同时也增加了器件的关断损耗;所以,优化器件的关断损耗(turn-offloss:eoff)和导通压降(on-statevoltagedrop:von)之间的折中关系,也是rc-ligbt需要解决的重要问题之一。
为了消除电压折回现象,j.-h.chul等人在文章“afastswitchingsoisa-ligbtwithoutndrregion”中提出了分离式阳极短路ligbt器件(separatedshortedanodeligbt,ssa-ligbt)。ssa-ligbt器件结构如图1所示,通过增大阳极n 区与阳极p 区之间的间距,增大了电子电流路径上的电阻,使其在更低的集电极电压下转换为igbt模式,从而减小了电压折回现象带来的影响。
然而,上述传统ssa-ligbt器件为了消除电压折回现象,阳极n 区与阳极p 区之间的间距需要足够长,这会大大增加器件尺寸,对于节省芯片面积和降低系统功耗均是不利。综上所述,如何完全消除rc-ligbt器件中电压折回现象的问题,又不会引入诸如增大器件尺寸等问题,是设计rc-ligbt器件的关键之一。
技术实现要素:
本发明的目的在于针对上述传统ssa-ligbt器件存在的问题,提供一种消除电压折回现象的soirc-ligbt器件;该器件既能完全消除电压折回现象,又兼具高可集成度、低导通压降、小器件尺寸、能够快速关断等优点。
为实现上述目的,本发明采用的技术方案如下:
一种消除电压折回现象的rc-ligbt器件,其元胞结构包括:
p型衬底1,位于p型衬底1上的埋氧层区2,位于埋氧层上的n型半导体表面耐压区6,位于n型半导体表面耐压区6中的p型半导体基区3、第一栅极区、n型半导体缓冲区9与第二栅极区;其中,所述p型半导体基区3与第一栅极区相邻接,所述n型半导体缓冲区9被第二栅极区分割为两个子区;所述第一栅极区和第二栅极区均为立体槽栅区,第一栅极区由第一栅介质层8、填充于栅介质层中的第一多晶硅栅区7及覆盖于多晶硅栅区上的栅极金属17组成,第二栅极区由第二栅介质层15、填充于栅介质层中的第二多晶硅栅区14及覆盖于多晶硅栅区上的浮空短接金属19组成;
所述p型半导体基区3中设置有相邻接的作为沟道源区的重掺杂n型半导体源区5与重掺杂的p型半导体欧姆接触区4,所述重掺杂n型半导体源区5与重掺杂的p型半导体欧姆接触区4上覆盖发射极金属16;
所述n型半导体缓冲区9的第一子区中设置有p型半导体区10,p型半导体区10中设置有重掺杂n型半导体区13,所述p型半导体区10与重掺杂n型半导体欧姆接触区13均与第二栅介质层15相接触、且两者上覆盖集电极金属18;所述n型半导体缓冲区9的第二子区中设置有重掺杂p型半导体集电区11、重掺杂n型半导体欧姆接触区12,所述重掺杂p型半导体集电区上覆盖集电极金属18,所述重掺杂n型半导体欧姆接触区12通过浮空短接金属19与第二栅极区相短接。
本发明的有益效果在于:
本发明提供一种基于绝缘体上硅技术的消除电压折回现象的rc-ligbt器件,通过在集电极一侧引入一个栅漏短接的n沟道moefet;当器件工作在正向状态时,将一直工作在igbt模式下,完全消除了由mos模式过渡到igbt模式而产生的电压折回现象;当器件工作在反向状态时,随着发射极电压升高,栅漏短接的nmos开启,发射极的p区开始向耐压区注入空穴,器件工作于反向并联的igbt模式,实现器件的反向导通特性;综上,本发明rc-ligbt器件既能完全消除电压折回现象,又兼具高可集成度、低导通压降、小器件尺寸、能够快速关断等优点;同时,由于完全消除了电压折回现象以及小于传统结构的器件尺寸,使得器件具有更高的电流密度,降低了器件的导通压降,改善了导通压降和关断损耗之间的折中关系。
附图说明
图1为现有技术中传统soissa-ligbt结构示意图;
图2为本发明实施例提供的一种制作在soi衬底上的消除电压折回现象的rc-ligbt结构示意图;
图3为仿真的本发明实施例对比传统ssa-rc-ligbt的正反向电流-电压输出特性图;
图4为仿真的本发明实施例对比传统ssa-rc-ligbt的von-eoff折中关系图;
图中,1为p型衬底,2为埋氧层区,3为p型半导体基区,4为重掺杂p型半导体欧姆接触区,5为重掺杂n型半导体源区,6为n型半导体表面耐压区,7为第一多晶硅栅区,8为第一栅介质层,9为n型半导体缓冲区,10为p型半导体区,11为重掺杂p型半导体集电区,12为重掺杂n型半导体欧姆接触区,13为重掺杂n型半导体欧姆接触区,14为第二多晶硅栅区,15为第二栅介质层区,16为发射极金属,17为栅极金属,18为集电极金属,19为浮空短接金属。
具体实施方式
下面参照附图对本发明进行更全面的描述,在说明书附图中,相同的标号表示相同或者相似的组件或者元素,本发明要旨是提供一种消除电压折回现象的基于soi的新型高压rc-ligbt器件。
实施例1
本实施例提供的一种制作于soi衬底上的消除电压折回现象的rc-ligbt器件,其元胞结构如图2所示(二维示意图),包括:
p型衬底1,位于衬底1上的埋氧层区2,位于所述埋氧层上的n型半导体表面耐压区6,位于所述n型半导体表面耐压区6顶层左侧的p型半导体基区3、及与之邻接的第一栅极区,位于所述n型半导体表面耐压区6顶层右侧的n型半导体缓冲区9、及深入表面耐压区6的第二栅极区;所述表面耐压区6由恒定掺杂的或者变掺杂的n型半导体层形成,表面耐压区的n型半导体层在一侧与所述第一栅极区的栅介质层以及所述p型基区3相接触,另一侧与所述n型半导体缓冲区9、第二栅极区的栅介质层相接触;
所述第一栅极区和第二栅极区均为立体槽栅区,第一栅极区由第一栅介质层8、填充于栅介质层中的第一多晶硅栅区7及覆盖于多晶硅栅区上的栅极金属17组成,第二栅极区由第二栅介质层15、填充于栅介质层中的第二多晶硅栅区14及覆盖于多晶硅栅区上的浮空短接金属19组成;
所述p型半导体基区3中具有相邻接的重掺杂的n型半导体区5和重掺杂的p型半导体区4分别作为rc-ligb器件沟道的源极区和基区欧姆接触区;所述源极区和基区欧姆接触区上的器件表面覆盖有发射极金属;所述p型半导体基区3、第一栅极区以及发射极金属16共同形成了rc-ligbt器件的第一有源区;
所述n型半导体缓冲区9中被第二栅极分隔成两个子区;其中,所述被分隔的第一子区位于第二栅极右侧,与第二栅极栅介质层15相接触,内部包括p型半导体区10以及重掺杂n型半导体欧姆接触区13,并且在器件表面均被集电极金属18所覆盖;第二子区位于第二栅极左侧,与第二栅介质层15相接触,内部包括重掺杂p型半导体集电区11以及一个用于形成欧姆接触的重掺杂n型半导体区12,所述重掺杂p型半导体集电区在器件表面被集电极金属18覆盖,所述重掺杂n型半导体区在器件表面通过浮空金属19与第二栅极相短接;所述n型半导体缓冲区9、第二栅极区、重掺杂p型集电区11、重掺杂n型欧姆接触区12、重掺杂n型欧姆接触区13、p型半导体区10以及集电极金属18和浮空短接金属19共同形成第二有源区。
本发明中第二栅极与n型半导体缓冲区中的重掺杂n型欧姆接触区通过浮空金属19短接在一起,因此,本发明提出的soirc-ligbt器件仍然是一个三端器件。
基于上述实施例,下面结合说明书附图对本发明工作原理进行详细说明:
与传统的rc-ligbt相比(ssa-ligbt),本发明主要在集电极一侧引入了额外的第二栅极以及一个p型半导体区,如图2中虚线框内所示,第二栅极区作为栅极、p型半导体区10作为衬底以及沟道区、n型半导体缓冲区9作为漏极、重掺杂n型半导体欧姆接触区13作为源极,在集电极一侧形成了一个n沟道moefet(命名为m),所述mosfet的漏极与栅极通过浮空金属19短接在一起,集电极金属18作为所述mosfet的源极金属;因此,所述mosfet与p型半导体基区3在器件内形成了一个与原器件反并联的igbt,原器件的发射极与集电极分别作为反并联igbt的集电极与发射极。
当器件工作在正向导通状态时,集电极施加正向电压,由于所述mosfet的栅源极通过金属短接并浮空,栅源电压小于所述mosfet的阈值电压,mosfet的沟道将不会开启,集电极重掺杂n型半导体区13将被高电阻的p型沟道区屏蔽而无法收集电子,器件将一直工作在igbt模式下,因此便完全消除了由mos模式过渡到igbt模式而产生的电压折回现象。
当器件工作在反向状态时,原器件发射极施加正向电压,即所述反并联igbt的集电极施加正向电压,随着正向电压的增加将引起n型半导体缓冲区9的电位抬升,同时由于所述n型半导体缓冲区与第二栅极区通过浮空金属短接,电位的抬升将导致第二栅极区的栅电容开始快速充电,其电位也将迅速抬升,当所述反并联igbt的栅极与发射极之间的电位差超过其阈值电压vth时,所述反并联igbt将导通,从而实现器件的反向导通特性。
相比于传统的rc-ligbt,本发明完全消除了电压折回现象,同时本发明采用引入mosfet的沟道区而不是增大重掺杂p型集电区与重掺杂n型集电区之间的间距来增大电子电流路径上的电阻,大大减小了器件尺寸,并且提高了正向电流密度,从而有效的降低了器件的导通压降,改善了导通压降和关断损耗之间的折中关系。除此之外,通过合理控制第二栅极区的栅介质层厚度以及p型半导体区10的掺杂浓度,在反向状态下可以降低所述mosfet的阈值电压vth,进一步改善器件的反向导通特性。
本实施例采用的仿真器件结构参数主要设定为:soi层厚度25μm、埋氧层厚度3μm、器件长度69μm、表面耐压区6采用恒定掺杂浓度为2.5×1014cm-3,得到的器件正反向电流-电压输出特性曲线如图3所示,得到的von-eoff折中曲线仿真结果如图4所示。由图3可见,本发明器件相比于传统器件完全消除了电压折回现象,并获得了更大的正向电流密度,由图4可见相比于传统器件,本发明器件在正向导通电压为3v的条件下,关断损耗降低了81.8%;在关断损耗为3mj/cm2条件下,导通压降降低了23.4%,获得了更好的折中关系。
以上所述,仅为本发明的具体实施方式,本说明书中所公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换;所公开的所有特征、或所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以任何方式组合。
1.一种消除电压折回现象的rc-ligbt器件,其元胞结构包括:
p型衬底1,位于p型衬底1上的埋氧层区2,位于埋氧层上的n型半导体表面耐压区6,位于n型半导体表面耐压区6中的p型半导体基区3、第一栅极区、n型半导体缓冲区9与第二栅极区;其中,所述p型半导体基区3与第一栅极区相邻接,所述n型半导体缓冲区9被第二栅极区分割为两个子区;所述第一栅极区和第二栅极区均为立体槽栅区,第一栅极区由第一栅介质层8、填充于栅介质层中的第一多晶硅栅区7及覆盖于多晶硅栅区上的栅极金属17组成,第二栅极区由第二栅介质层15、填充于栅介质层中的第二多晶硅栅区14及覆盖于多晶硅栅区上的浮空短接金属19组成;
所述p型半导体基区3中设置有相邻接的重掺杂n型半导体源区5与重掺杂p型半导体欧姆接触区4,所述重掺杂n型半导体源区5与重掺杂p型半导体欧姆接触区4上覆盖发射极金属16;
所述n型半导体缓冲区9的第一子区中设置有p型半导体区10,p型半导体区10中设置有重掺杂n型半导体欧姆接触区13,所述p型半导体区10与重掺杂n型半导体欧姆接触区13均与第二栅介质层15相接触、且两者上覆盖集电极金属18;所述n型半导体缓冲区9的第二子区中设置有重掺杂p型半导体集电区11、重掺杂n型半导体欧姆接触区12,所述重掺杂p型半导体集电区11上覆盖集电极金属18,所述重掺杂n型半导体欧姆接触区12通过浮空短接金属19与第二栅极区相短接。
技术总结